- CS109(壳体电流传导敏感度)测试2019/1/19 17:32:00 2019/1/19 17:32:00
- CS109(壳体电流传导敏感度)测试1)目的K4H561638F-UCB3本测试方法用来检验EUT承受壳体电流的能力:2)测试设备a信号发...[全文]
- 低频磁场抗扰度测试频率2019/1/18 19:50:39 2019/1/18 19:50:39
- 低频磁场抗扰度测试频率要求见表C-14,测试过程中DUT的I作状态应与EMC测试计划一致。采用磁场辐射环方法实施测试前,应先按照s011452-8所规定的步骤进行校准,再按表C-14中的频率要求...[全文]
- 汽车电子、电气零部件的静电放电测试步骤2019/1/17 20:53:31 2019/1/17 20:53:31
- 汽车电子、电气零部件的静电放电测试步骤1)装卸与装配(断电)EsD测试M24128-BWMN6TP测试前应确认电源负极连接到接地平板。若接插件外壳为非金属且引脚未突出...[全文]
- 电压跌落、短时中断和电压渐变的抗扰度测试方法2019/1/17 20:38:28 2019/1/17 20:38:28
- 电压跌落、短时中断和电压渐变的抗扰度测试方法测试的电压等级分为电压跌落和短时中断的测试等级和电压渐变的测试等级,表B6电斥跌落和短时中断的测试等级;表B7电压渐变的测试等级iJQ1...[全文]
- 浪涌测试的目的2019/1/17 20:25:46 2019/1/17 20:25:46
- 浪涌测试的目的JQ1-24V-F雷击(主要模拟间接雷):例如,雷电击中户外线路,有大量电流流人外部线路或接地电阻,因而产生的干扰电压;又如,间接雷击(如云层间或云层内的雷击)在线路...[全文]
- 静电放电测试包括接触放电与控制放电2019/1/17 20:14:32 2019/1/17 20:14:32
- 静电放电测试包括接触放电与控制放电,接触放电又包括直接放电与间接放电,放电点包括所有接触面,对于绝缘表面采用空气放电,最高电压可加至15kⅤ;JM1aN-P-DC12V-F对于金属表面采用接触放...[全文]
- 频率抖动技术对周期信号波形的影响是频率抖动2019/1/16 20:13:24 2019/1/16 20:13:24
- 对波形的影响不同:频率抖动技术对周期信号波形的影响是频率抖动,而脉冲的上升/下降沿不变,与原来的普通周期信号一样陡峭。HCF4016M013TR滤波对周期信号波形的影响是使脉冲的拐角钝化,并延长...[全文]
- 对sMA的金属外壳进行测量.确保外壳已经接地处理2019/1/15 21:00:31 2019/1/15 21:00:31
- 对于第一种情况,对sMA的金属外壳进行测量.确保外壳已经接地处理,这个可能性可以排除:对于第二种情况,SMA金属外壳直接连接到PCB的T作地,所以ESD干扰可以通过PCB的工作地直接对PCB上的...[全文]
- 晶振与参考接地板之间的耦合就越厉害2019/1/15 20:45:57 2019/1/15 20:45:57
- 从以上分析已经可以看出,晶振与参考接地板之间的耦合导致电缆共模辐射的实质是晶振与参考接地板之间的寄生电容,也就是说这个寄生电容越大,ILC5061AM44X晶振与参考接地板之间的耦合就越...[全文]
- 数字电路在数字地上的地噪声产生的共模干扰电流流向2019/1/15 20:31:08 2019/1/15 20:31:08
- 分地设计不能轻易实施,实际产品设计中,在以下几种情况下,才可以考虑“分地”,总体上可以分为两种。IDTQS3125Q(1)通常发生在单面板和双面板情况下。当单面板和双面板注定不能设...[全文]
- 地分割或分离后容易导致信号线跨接于被分割的地之间2019/1/15 20:28:58 2019/1/15 20:28:58
- 由此看来,“分地”似乎是一种比较简单而又能很好解决勤/模混合电路相互干扰问题的方法。但实际上并非如此,对于产品的系统的EMC来说,至少“分地”会出现如下严重EMC缺陷。(l)地被分...[全文]
- 降低数字电路工作地的阻抗可以降低地上的噪声电平2019/1/14 21:30:54 2019/1/14 21:30:54
- 降低数字电路工作地的阻抗可以降低地上的噪声电平。下面来分析一下数字电路地噪声(电压)是如何影响模拟电路的正常工作的。L2A1299J为了方便分析,可以假设两种极端情况。先假设如图6呢所示的产品,...[全文]
- 在研究数模混合电路相互干扰问题的电路中2019/1/14 21:28:25 2019/1/14 21:28:25
- 即当产生于其他电路的噪声电流∫c。流过处于器件£l和IC2之间的地时,由于ICI和£2之间的地之间存在阻抗z,就会在阻抗z-⒈产生压降,这个压降与在℃I与E2之间传递的信号电压相叠加而形成干扰。...[全文]
- 为了防止数字信号线与模拟信号线之间发生串扰2019/1/14 21:26:13 2019/1/14 21:26:13
- 按如图6.88示意搭建实验配置。其中,在BNC5′连接器上注人峰峰值电平为5Ⅴ的娴MHz方波时钟信号;BNC6、BNC8′接50Ω负载;BNC7′接至示波器测量,测量结果是一个峰-峰值为lV的周...[全文]
- 两线之问的串扰大小与两线之间寄生电容大小有着直接的关系2019/1/14 21:23:51 2019/1/14 21:23:51
- 可见这种数字信号线与模拟信号线之问的串扰与数字信号线和模拟信号线之间的寄生参数有关,如图6.84所示的是一种容性串扰,两线之问的串扰大小与两线之间寄生电容大小有着直接的关系,因此只要降低数字信号...[全文]
- 布置在PCB边缘的敏感线为何容易受ESD干扰2019/1/14 21:02:50 2019/1/14 21:02:50
- 布置在PCB边缘的敏感线为何容易受ESD干扰【现象描述】JRC9281G某接地台式产品,对接地端子处进行测试电压为±6kⅤ的ESD接触放电测试时,系统出现复位现象。在...[全文]
- 信号环路面积比那些电源干扰系统可产生更多的问题2019/1/14 20:50:23 2019/1/14 20:50:23
- (1)为了减小磁耦合的磁通量,必须使继电器工作电路的环路面积最小化,该产品将继电器工作电路地GNDH与T0P、BOmOM层的数字电路I作地相连。JA3205-05-A03(2)为了...[全文]
- 数/模混合器件数字地与模拟地如何接2019/1/13 19:52:52 2019/1/13 19:52:52
- 数/模混合器件数字地与模拟地如何接IBM025161LG5D-60某产品是一个数字信号、射频信号混合的无线通信设各,其中数值与模拟信号之间的转换是用数/模转换器(DAC)和模/数转...[全文]
- 改变主控制板电源层ⅤT的电源平面分布2019/1/13 19:51:23 2019/1/13 19:51:23
- 【处理措施】KA278R12CTU(1)改变主控制板电源层ⅤT的电源平面分布,避开-48Ⅴ电源平面,使一鲳Ⅴ电源平面所在的区域除-鲳Ⅴ电源及其地平面外无其他任何平面。...[全文]
- PCB中铺“地”和“电源”要避免耦合2019/1/12 21:24:51 2019/1/12 21:24:51
- 【处理措施】LM4040BIX3-3.0+T将共模电感下多余的“0Ⅴ”地层取消,使共模电感起到良好的隔离作用G【思考与启示】(l)地层和电源层不能随便铺...[全文]