FPGA内部的逻辑存储器的角位移或角速度输出
发布时间:2020/11/21 8:37:27 访问次数:1267
伺服电动机(servo motor)的功能是将所输入的电压信号转换为轴上的角位移或角速度输出,其转速和转向随输入电压信号的大小和方向变化而改变的控制电机。伺服电动机能带一定的负载,在自动控制系统中作执行元件,所以又称为执行电动机。例如数控车床,刀具由伺服电动机拖动,他会按照给定目标的形状拖动刀具进行切割器件。早期伺服电动机输出功率较小,功率范围一般为0.1~100瓦,而目前伺服技术发展很快,几千瓦的大功率伺服电动机相继出现。
步进机将脉冲信号转换为角位移或线位移。主要要求:动作灵敏、准确、重量轻、体积小、运行可靠、耗电少等。
自整角机在自动控制系统中用做角度的传输、指示或变换,通常将两台或多台相同的自整角机组合起来使用。自整角机有控制式和力矩式两种,其用途不同。力矩式自整角机用做远距离转角指示,控制式自整角机可以将转角转换成电信号。
制造商
Texas Instruments
制造商零件编号
LM311PWR
描述
IC DIFF COMP W/STROBE 8-TSSOP
对无铅要求的达标情况/对限制有害物质指令(RoHS)规范的达标情况 无铅/符合限制有害物质指令(RoHS)规范要求
湿气敏感性等级 (MSL) 1(无限)
详细描述 通用-比较器-DTL-MOS-开路集电极-开路发射极-RTL-TTL-8-TSSOP
类型 通用
元件数 1
输出类型 DTL,MOS,开路集电极,开路发射极,RTL,TTL
电压 - 电源,单/双(±) 3.5V ~ 30V,±1.75V ~ 15V
电压 - 输入失调(最大值) 7.5mV @ ±15V
电流 - 输入偏置(最大值) 0.25μA @ ±15V
电流 - 输出(典型值) 50mA
电流 - 静态(最大值) 7.5mA
CMRR,PSRR(典型值) -
传播延迟(最大值) -
滞后 -
工作温度 0°C ~ 70°C
封装/外壳 8-TSSOP(0.173",4.40mm 宽)
安装类型 表面贴装
供应商器件封装 8-TSSOP
Achronix 在其最新基于台积电(TSMC)7nm FinFET工艺的Speedster7t FPGA器件中包含了革命性的创新型二维片上网络(2D NoC)。这种2D NoC如同在FPGA可编程逻辑结构之上运行的高速公路网络一样,为FPGA外部高速接口和内部可编程逻辑的数据传输提供了大约高达27Tbps的超高带宽。
作为Speedster7t FPGA器件中的重要创新之一,2D NoC为FPGA设计提供了几项重要优势,包括:
提高设计的性能,让FPGA内部的数据传输不再成为瓶颈。
节省FPGA可编程逻辑资源,简化逻辑设计,由NoC去替代传统的逻辑去做高速数据传输和数据总线管理。
增加了FPGA的布线资源,对于资源占用很高的设计有效地降低布局布线拥塞的风险。
实现真正的模块化设计,减小FPGA设计人员调试的工作量。
FPGA设计案例体现上面提到的NoC在FPGA设计中的几项重要作用。这个设计的主要目的是展示FPGA内部的逻辑如何去访问片外的存储器。
(素材来源:eccn和ttic.如涉版权请联系删除。特别感谢)
伺服电动机(servo motor)的功能是将所输入的电压信号转换为轴上的角位移或角速度输出,其转速和转向随输入电压信号的大小和方向变化而改变的控制电机。伺服电动机能带一定的负载,在自动控制系统中作执行元件,所以又称为执行电动机。例如数控车床,刀具由伺服电动机拖动,他会按照给定目标的形状拖动刀具进行切割器件。早期伺服电动机输出功率较小,功率范围一般为0.1~100瓦,而目前伺服技术发展很快,几千瓦的大功率伺服电动机相继出现。
步进机将脉冲信号转换为角位移或线位移。主要要求:动作灵敏、准确、重量轻、体积小、运行可靠、耗电少等。
自整角机在自动控制系统中用做角度的传输、指示或变换,通常将两台或多台相同的自整角机组合起来使用。自整角机有控制式和力矩式两种,其用途不同。力矩式自整角机用做远距离转角指示,控制式自整角机可以将转角转换成电信号。
制造商
Texas Instruments
制造商零件编号
LM311PWR
描述
IC DIFF COMP W/STROBE 8-TSSOP
对无铅要求的达标情况/对限制有害物质指令(RoHS)规范的达标情况 无铅/符合限制有害物质指令(RoHS)规范要求
湿气敏感性等级 (MSL) 1(无限)
详细描述 通用-比较器-DTL-MOS-开路集电极-开路发射极-RTL-TTL-8-TSSOP
类型 通用
元件数 1
输出类型 DTL,MOS,开路集电极,开路发射极,RTL,TTL
电压 - 电源,单/双(±) 3.5V ~ 30V,±1.75V ~ 15V
电压 - 输入失调(最大值) 7.5mV @ ±15V
电流 - 输入偏置(最大值) 0.25μA @ ±15V
电流 - 输出(典型值) 50mA
电流 - 静态(最大值) 7.5mA
CMRR,PSRR(典型值) -
传播延迟(最大值) -
滞后 -
工作温度 0°C ~ 70°C
封装/外壳 8-TSSOP(0.173",4.40mm 宽)
安装类型 表面贴装
供应商器件封装 8-TSSOP
Achronix 在其最新基于台积电(TSMC)7nm FinFET工艺的Speedster7t FPGA器件中包含了革命性的创新型二维片上网络(2D NoC)。这种2D NoC如同在FPGA可编程逻辑结构之上运行的高速公路网络一样,为FPGA外部高速接口和内部可编程逻辑的数据传输提供了大约高达27Tbps的超高带宽。
作为Speedster7t FPGA器件中的重要创新之一,2D NoC为FPGA设计提供了几项重要优势,包括:
提高设计的性能,让FPGA内部的数据传输不再成为瓶颈。
节省FPGA可编程逻辑资源,简化逻辑设计,由NoC去替代传统的逻辑去做高速数据传输和数据总线管理。
增加了FPGA的布线资源,对于资源占用很高的设计有效地降低布局布线拥塞的风险。
实现真正的模块化设计,减小FPGA设计人员调试的工作量。
FPGA设计案例体现上面提到的NoC在FPGA设计中的几项重要作用。这个设计的主要目的是展示FPGA内部的逻辑如何去访问片外的存储器。
(素材来源:eccn和ttic.如涉版权请联系删除。特别感谢)