ZRT100N8C1 交流电磁铁的启动电流
发布时间:2019/10/28 13:06:29 访问次数:801
ZRT100N8C1通常,电压用有效值表示,即u=um2,则可得
Φm≈u/4.44fw (wb) (1-29)
式中u―电源电压有效值;
w―线圈匝数;
F一电源频率。
由式(1-29)可以得到以下结论:
磁路中磁通的大小取决于电源电压,当电压为正弦变化时,磁通也是正弦交变磁通,而磁通的最大值Φm与电压u成正比。
线圈总的磁链Ψ与磁路磁阻并无关系,因此,工作气隙中的磁通和吸力在不同衔铁位置时也基本上保持不变,所以交流电磁铁的静吸力特性要比直流电磁铁的平坦,如图1-23所示。
在任一瞬间,线圈电流(或磁势)与磁通的关系仍必须由磁路欧姆定律确定J″=ΦRm,式中Rm为磁路磁阻。也就是说,线圈电流和磁路磁阻成正比,因此,虽然磁通保持不变,但电流却随着工作气隙的增大而增大,并且当衔铁处于打开位置时,电流为最大。所以,交流电磁铁的启动电流(即当线圈刚接通电源,而衔铁尚未吸合时的电流)往往很大,而当衔铁吸合后的工作电流却比较小。一般,这两个电流的 图1-23交流电磁铁的静吸力特性比值能达到6~10。如果线圈通电后,衔铁由于某种故¢~拍合式Ⅱ―吸入式;c―双E型。障而被卡不能吸合,则由于线圈长时间流过很大的电流就有被烧坏的危险。所以,在使用交流电磁铁时要特别注意,当接通电源后,切不可让衔铁长期处于打开位置。另外,交流电磁铁也不能过于频繁地操作,否则线圈发热也比较厉害。
若假设磁路磁阻为线性(即B―万曲线为线性),则当电压(或磁通)为正弦变化时,线圈电流也是正弦交流电流。若电流用有效值r表示,则
i=Φmrm/2w (A) (1~3o)
式中 Φm一磁通幅值(Wb);
Rm一磁路磁阻(A/Wb);
w―线圈匝数。
如果考虑铁磁材料的非线性,则虽然电压为正弦变化,电流却会是非正弦的。一般,为了简化起见,在计算交流电磁铁时,非正弦这一因素往往被忽略,而认为电压、磁通和电流都是正弦变化的。
触发器的动态特性反映其对输人逻辑信号和时钟信号之间的时间要求,以及输出对时钟信号响应的延迟时间。下面以前述上升沿触发的D触发器为例进行说明。
图5.3.11所示的定时图显示了D触发器各信号之间的时间要求或延迟。
建立时间tsu,输入信号D的变化会引起触发器输人电路的一系列变化,它必须在时钟信号CP的上升沿(对上升沿触发的触发器而言)到来之前的某一时刻跳变到某一逻辑电平并保持不变,以保证与信号D相关的电路建立起稳定的状态.
ZRT100N8C1通常,电压用有效值表示,即u=um2,则可得
Φm≈u/4.44fw (wb) (1-29)
式中u―电源电压有效值;
w―线圈匝数;
F一电源频率。
由式(1-29)可以得到以下结论:
磁路中磁通的大小取决于电源电压,当电压为正弦变化时,磁通也是正弦交变磁通,而磁通的最大值Φm与电压u成正比。
线圈总的磁链Ψ与磁路磁阻并无关系,因此,工作气隙中的磁通和吸力在不同衔铁位置时也基本上保持不变,所以交流电磁铁的静吸力特性要比直流电磁铁的平坦,如图1-23所示。
在任一瞬间,线圈电流(或磁势)与磁通的关系仍必须由磁路欧姆定律确定J″=ΦRm,式中Rm为磁路磁阻。也就是说,线圈电流和磁路磁阻成正比,因此,虽然磁通保持不变,但电流却随着工作气隙的增大而增大,并且当衔铁处于打开位置时,电流为最大。所以,交流电磁铁的启动电流(即当线圈刚接通电源,而衔铁尚未吸合时的电流)往往很大,而当衔铁吸合后的工作电流却比较小。一般,这两个电流的 图1-23交流电磁铁的静吸力特性比值能达到6~10。如果线圈通电后,衔铁由于某种故¢~拍合式Ⅱ―吸入式;c―双E型。障而被卡不能吸合,则由于线圈长时间流过很大的电流就有被烧坏的危险。所以,在使用交流电磁铁时要特别注意,当接通电源后,切不可让衔铁长期处于打开位置。另外,交流电磁铁也不能过于频繁地操作,否则线圈发热也比较厉害。
若假设磁路磁阻为线性(即B―万曲线为线性),则当电压(或磁通)为正弦变化时,线圈电流也是正弦交流电流。若电流用有效值r表示,则
i=Φmrm/2w (A) (1~3o)
式中 Φm一磁通幅值(Wb);
Rm一磁路磁阻(A/Wb);
w―线圈匝数。
如果考虑铁磁材料的非线性,则虽然电压为正弦变化,电流却会是非正弦的。一般,为了简化起见,在计算交流电磁铁时,非正弦这一因素往往被忽略,而认为电压、磁通和电流都是正弦变化的。
触发器的动态特性反映其对输人逻辑信号和时钟信号之间的时间要求,以及输出对时钟信号响应的延迟时间。下面以前述上升沿触发的D触发器为例进行说明。
图5.3.11所示的定时图显示了D触发器各信号之间的时间要求或延迟。
建立时间tsu,输入信号D的变化会引起触发器输人电路的一系列变化,它必须在时钟信号CP的上升沿(对上升沿触发的触发器而言)到来之前的某一时刻跳变到某一逻辑电平并保持不变,以保证与信号D相关的电路建立起稳定的状态.