添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第720页 > ICS252PMI
数据表
现场可编程双路输出SS VersaClock合成
ICS252
描述
该ICS252是一款低成本,双输出,现场可编程
时钟合成器。该ICS252可以产生两个输出
使用最多两个从314 kHz至200 MHz的频率
独立的可配置PLL 。该输出可以采用
扩频技术来降低系统
电磁干扰(EMI) 。
采用IDT的VersaClock
软件来配置PLL和
输出时, ICS252包含一次可编程
( OTP) ROM,使得现场编程。程序设计
功能包括4种可选配置寄存器。
该装置采用锁相环(PLL )技术
从标准的基本模式下运行,廉价
晶振或时钟。它可以代替多个晶体和
振荡器,节省了电路板空间和成本。
该器件还具有省电功能,三态
时钟输出和关断的PLL时PDTS销是
采取低。
该ICS252也是在工厂编程的可定制
版本大批量应用。
特点
8引脚SOIC封装
两个寄存器寻址
5 27 MHz的输入频率的晶振
为3 150 MHz的时钟输入频率
输出时钟频率高达200 MHz
可配置的扩频调制
3.3 V工作电压
代替多个晶体和振荡器
控制输出驱动电平
先进的低功耗CMOS工艺
提供符合RoHS 5 (绿色)或RoHS 6 (绿色和铅
免费)兼容包
框图
VDD
SEL
OTP
只读存储器
PLL
PLL1
DIVIDE
逻辑
产量
启用
控制
CLK1
CLK2
PLL2
X1
水晶
X2
外部电容器
是必需的。
GND
水晶
振荡器
PDTS
IDT / ICS
现场可编程双输出SS VERSACLOCK合成器1
ICS252
REV ê 082007
ICS252
现场可编程双路输出SS VersaClock合成
EPROM时钟合成器
引脚分配
SEL
VDD
X1/ICLK
X2
1
2
3
4
8
7
6
5
PDTS
GND
CLK2
CLK1
输出时钟选型表
SEL
0
1
CLK1 (兆赫)
用户
CON连接可配置
用户
CON连接可配置
CLK2 (兆赫)
用户
CON连接可配置
用户
CON连接可配置
传播
百分比
用户
CON连接可配置
用户
CON连接可配置
8引脚( 150 mil)的SOIC
引脚说明
1
2
3
4
5
6
7
8
名字
SEL
VDD
X1/ICLK
X2
CLK1
CLK2
GND
PDTS
TYPE
输入
动力
XI
XO
产量
产量
动力
输入
连接至+3.3 V.
引脚说明
选择引脚上的CLK1和CLK2频率选择。内部上拉电阻。
该引脚连接到晶振或外部时钟输入。
该引脚连接到晶体或浮动的时钟输入。
时钟1输出。内部弱上拉了下来,低的时候断电。
时钟2输出。内部弱上拉了下来,低的时候断电。
将其连接至地面。
关断整个芯片。三态CLK输出低电平时。没有内部上拉
电阻器。该引脚必须直接或通过外部电阻器来绑要么
VDD RO GND 。外部电阻值必须小于15kOhm 。
外部元件
该ICS252需要外部的最小数量
组件正常工作。
晶体负载电容
该器件晶振连接应包括垫
从X1的小电容到地,从X2到地面。
这些电容器用于调节的杂散电容
董事会以符合所需的标称晶体负载
电容。由于负载电容只能是
在此修整过程中增加时,它保持是非常重要的
杂散电容为最小通过使用非常短的印刷电路板
痕迹(无孔)被晶体和器件。水晶
电容器必须从每一个引脚X1的连接和
X 2接地。
这些水晶瓶盖应等于的值(单位为pF ) (C
L
-6
pF的)* 2 。在这个方程,C
L
=在pF的晶体负载电容。
例如:对于具有16 pF负载电容的晶体,每
晶电容器将是20 pF的[( 16-6 ) ×2 = 20] 。
系列终端电阻
时钟输出走线超过一英寸应该用系列
终止。以系列终止50Ω迹(常用
使用的线路阻抗) ,放置一个33Ω的电阻串联
时钟线,尽量靠近时钟输出引脚成为可能。
时钟输出的额定阻抗是20Ω
.
去耦电容
对于任何高性能的混合信号IC,该ICS252
必须从系统的电源噪声隔离,以执行
最佳状态。
0.01μF的去耦电容必须连接
之间VDD与PCB地平面。
PCB布局建议
为确保最佳的设备性能和最低的输出相位
IDT / ICS
现场可编程双输出SS VERSACLOCK合成器2
ICS252
REV ê 082007
ICS252
现场可编程双路输出SS VersaClock合成
EPROM时钟合成器
噪音,遵循以下原则应得到遵守。
1) 0.01μF去耦电容应安装在
电路板的元件侧尽可能靠近VDD引脚
可能。无孔应去耦之间使用
电容和VDD引脚。 PCB走线连接到VDD引脚应
越短越好,因为要在PCB走线到
通过地面。铁氧体磁珠和去耦大容量的距离
从设备是不太关键的。
2)外部晶振应安装只是旁边
设备与短的走线。 X1和X2的痕迹不应该
接下来要路由到彼此以最小的空间,而不是
它们应该被分开并远离其他痕迹。
3 )为了减少EMI,在33Ω串联终端电阻(如果
需要的话)应放置在靠近给时钟输出。
4)优化布局之一,在所有组件
电路板的同一侧,通过其他信号通路减少
层。其他信号走线应远离
ICS252 。这包括正下方的信号迹线
装置中,或在邻近使用的地线平面层的层
通过该设备。
是当输出小于100MHz的选择。高驱动器
应选择当输出大于100兆赫。
(请参考交流电气特性输出上升和
下降时间为每个驱动器的选项。 )
IDT VersaClock软件
IDT应用多年的PLL优化经验为用户
接受用户的目标参考友好的软件
时钟和输出频率,并产生最低的抖动,
最低功耗的配置,只用按一个按钮。
用户并不需要有现有的PLL经验或
确定最佳VCO的频率来支持多个
输出频率。
VersaClock软件可快速访问计算VCO
频率与现有的输出分频值,并提供
一个容易理解的,条形码评级目标输出
频率。用户可以评估输出精度,
性能折衷的方案以秒为单位。
扩频调制
该ICS252利用频率调制( FM )来分发
能量在一定范围的频率。通过调制
输出时钟频率,该装置有效地降低
在更广泛的频率范围内的能量;因此,
降低系统的电磁干扰(EMI) 。
调制率是从一个过渡的时间
最小频率到最大频率,然后返回
到最小。
扩频调制可作为应用无论是
“中心扩散”或“向下蔓延” 。在传播中心
调制,从目标频率的偏差等于
在正方向和负方向。有效
平均频率等于目标频率。在
应用中,时钟被驱动的部件与一个
最大额定频率,上下价差应适用。
在此情况下,最大频率,包括调制,
是在目标频率。有效的平均频率是
比目标频率以下。
该ICS252可以工作在市中心蔓延,向下
传播模式。对于中心的传播,频率可
+/-之间0.125%调制到+/- 2.0%。唐氏
传播,频率可之间-0.25 %被调制到
-4.0%.
这两个输出频率银行将利用相同的扩频
光谱百分比偏差和调制速率,如果一个
ICS252配置能力
该ICS252的结构允许用户容易地
将设备配置为一个宽范围的输出频率,
对于给定的输入参考频率。
倍频锁相环提供了高度的
精度。在M / N值(乘法器/除法值
可用来产生目标的VCO的频率)可以被设置
M的范围内为1至2048且N = 1至1024 。
该ICS252还提供了单独的输出分频值,
从2到20 ,以允许两个输出时钟银行
支持广泛的,从同一不同的频率值
PLL 。
每个输出频率可以表示
如:
OutputFreq
=
REFFREQ
-------------------------------------
-
OutputDivide
M
----
-
N
输出驱动控制
该ICS252有两个输出驱动器设置。较低的驱动器应该
IDT / ICS
现场可编程双输出SS VERSACLOCK SYNTHESIZER 3
ICS252
REV ê 082007
ICS252
现场可编程双路输出SS VersaClock合成
EPROM时钟合成器
常见VCO频率可以被识别。
扩频调制速率
施加到扩展频谱调制频率
可发生在各种速率的输出时钟频率。为
需要的“下电路”的PLL驱动的应用程序,
零延迟缓冲器,以及附着于PCI标准,
扩频调制速率应设置为30-33
千赫。对于其他的应用,一个120千赫兹的调制方法是
可用。
绝对最大额定值
上面讲下面列出的收视率可能会导致对ICS252永久性损坏。这些评价,这是
对于IDT商业额定零件标准值,只是应力额定值。该器件在功能操作
这些或任何上述在技术规范的业务部门所标明的其他条件是不是暗示。
暴露在绝对最大额定值条件下长时间会影响产品的可靠性。电动
参数都保证只在推荐的工作温度范围。
参数
电源电压(VDD)
输入
时钟输出
储存温度
焊接温度
结温
条件
参考GND
参考GND
参考GND
最大10秒
分钟。
-0.5
-0.5
-0.5
-65
典型值。
马克斯。
7
VDD + 0.5
VDD + 0.5
150
260
125
单位
V
V
V
°
C
°
C
°
C
推荐工作条件
参数
使用环境操作温度( ICS252M )
工作环境温度( ICS252MI )
电源电压(相对于GND测量)
电源斜坡时间
分钟。
0
-40
+3.135
典型值。
马克斯。
+70
+85
单位
°
C
°
C
V
ms
+3.3
+3.465
4
IDT / ICS
现场可编程双输出SS VERSACLOCK合成器4
ICS252
REV ê 082007
ICS252
现场可编程双路输出SS VersaClock合成
EPROM时钟合成器
DC电气特性
除非另有说明,否则
VDD = 3.3V ± 5 % ,
环境温度-40 + 85°C
参数
工作电压
符号
VDD
条件
配置依赖
- 见VersaClock
TM
分钟。
3.135
典型值。
3.3
马克斯。
3.465
单位
V
mA
工作电源电流
输入高电压
国际直拨电话
两个33.3333 MHz的输出,
PDTS = 1 ,空载
注1
PDTS = 0
SEL
SEL
VDD-0.5
VDD/2+1
16
mA
500
0.4
0.4
输入高电压
输入低电压
输入高电压, PDTS
输入低电压, PDTS
输入高电压
输入低电压
输出高电压
( CMOS高)
输出高电压
输出低电压
短路电流
额定输出
阻抗
内部上拉电阻
内部下拉
电阻器
输入电容
V
IH
V
IL
V
IH
V
IL
V
IH
V
IL
V
OH
V
OH
V
OL
I
OS
Z
O
R
PUP
R
PD
C
IN
A
V
V
V
V
V
VDD/2-1
V
V
V
0.4
V
mA
k
k
pF
ICLK
ICLK
I
OH
= -4毫安
I
OH
= -8毫安(低驱动) ;
I
OH
= -12毫安(高驱动)
I
OL
= 8 MA(低驱动) ;
I
OL
= 12 MA(高驱动器)
VDD/2+1
VDD-0.4
2.4
VDD-0.4
±70
20
SEL
时钟输出CLK1和
CLK2
输入
120
120
4
注1 :例25 MHz晶振输入为33.3兆赫,空载和VDD = 3.3 V输出
IDT / ICS
现场可编程双输出SS VERSACLOCK合成器5
ICS252
REV ê 082007
查看更多ICS252PMIPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICS252PMI
    -
    -
    -
    -
    终端采购配单精选

查询更多ICS252PMI供应信息

深圳市碧威特网络技术有限公司
 复制成功!