MACH11112JC14JI主循环状态图
发布时间:2019/10/19 13:05:33 访问次数:1220
MACH11112JC14JI由此可以推知,在图6.5.19(a)中,反馈置数操作可在74LVC161计数循环状态(0000~1111)中的任何一个状态下进行。例如可将O3Q20lQ。=1111状态的译码信号加至PE端,这时,预置数据输入端应接为0111状态,计数器将在0111~1111九个状态间循环。
图6.5.19 用反馈置数法将74LVC161接成九进制计数器
(a)逻辑电路图 (b)主循环状态图
图6.5.20所示电路的接法是将74LⅤC161计数到1111状态时产生的进位信号反相后,反馈到预置控制端。预置数据输人端应置成0111状态。该电路从0111状态开始加1计数,输 1入第8个CP脉冲后到达1111状态, 1此时rC=C引卜03 ・O2 ・Q1 ・ O。= cP1,PE=0,在第9个CP脉冲作用后,O3Q2Ol 00被置成0111状态,同 图6.5,20反馈置数法的另一种电路时使rC=o,PE=1。新的计数周期
又从0111开始。
具有异步置数功能的M进制集成计数器也可用反馈置数法构成Ⅳ进制计数器。读者可自行分析它与上述同步置数计数器的差异。
例6.5.4 用74HCT390构成二十四进制计数器。
解:运用反馈清零法实现。因为M=10,Ⅳ=24,所以需要使用芯片中两组二一十进制计数器CO和C1。先将两组计数器均接成8421码二一十进制计数器,然后将它们级联,接成一百进制计数器。在此基础上,借助与门译码和计数器异步清零功能,将CO的O2和C1的Q1分别接至与门的输入端。工作时,在第24个计数脉冲作用后,计数器输出为00100100状态(十进制数24),Cl的Q1与C。的Q2同时为1,使与门输出高电平。它作用在计数器C。和C1的清零端CR(高电平有效),使计数器立即返回到00000000状态。状态00100100仅在瞬间出现一下。这样,就构成了二十四进制计数器。其逻辑电路如图6,5.21所示。
MACH11112JC14JI由此可以推知,在图6.5.19(a)中,反馈置数操作可在74LVC161计数循环状态(0000~1111)中的任何一个状态下进行。例如可将O3Q20lQ。=1111状态的译码信号加至PE端,这时,预置数据输入端应接为0111状态,计数器将在0111~1111九个状态间循环。
图6.5.19 用反馈置数法将74LVC161接成九进制计数器
(a)逻辑电路图 (b)主循环状态图
图6.5.20所示电路的接法是将74LⅤC161计数到1111状态时产生的进位信号反相后,反馈到预置控制端。预置数据输人端应置成0111状态。该电路从0111状态开始加1计数,输 1入第8个CP脉冲后到达1111状态, 1此时rC=C引卜03 ・O2 ・Q1 ・ O。= cP1,PE=0,在第9个CP脉冲作用后,O3Q2Ol 00被置成0111状态,同 图6.5,20反馈置数法的另一种电路时使rC=o,PE=1。新的计数周期
又从0111开始。
具有异步置数功能的M进制集成计数器也可用反馈置数法构成Ⅳ进制计数器。读者可自行分析它与上述同步置数计数器的差异。
例6.5.4 用74HCT390构成二十四进制计数器。
解:运用反馈清零法实现。因为M=10,Ⅳ=24,所以需要使用芯片中两组二一十进制计数器CO和C1。先将两组计数器均接成8421码二一十进制计数器,然后将它们级联,接成一百进制计数器。在此基础上,借助与门译码和计数器异步清零功能,将CO的O2和C1的Q1分别接至与门的输入端。工作时,在第24个计数脉冲作用后,计数器输出为00100100状态(十进制数24),Cl的Q1与C。的Q2同时为1,使与门输出高电平。它作用在计数器C。和C1的清零端CR(高电平有效),使计数器立即返回到00000000状态。状态00100100仅在瞬间出现一下。这样,就构成了二十四进制计数器。其逻辑电路如图6,5.21所示。