位置:51电子网 » 技术资料 » 通信网络

首先对框体的背板和主控制板的PCB进行详细的检查

发布时间:2017/6/26 19:51:10 访问次数:442

   【原因分析】

   为了确定辐射源的耦合途径,首先对框体的背板和主控制板的PCB进行详细的检查。LM139J/883通过对背板及主控制板的PCB布线检查,发现干扰信号耦合到电源线的途径和原Fkl有以下 几种可能:

   (1)背板上主控制板槽位的时钟布线离框体供电电源-48地较近,同时与背板DGND的隔离距离为~sO mil,可能会耦合到电源线。

   (2)时钟线布线是采用两端匹配的方式,通过上拉电阻匹配到Ⅴ"电源层。时钟信号输出原理图如图6。⒛所示。

   如果Ⅴm滤波电容选择的不合理,则可能会将十扰传人Ⅴ1T层,而Ⅴm层与-48Ⅴ电源层在主控制板上有较大面积的重合,-鲳Ⅴ电源层很有可能被耦合到干扰。    .

   经过以上的初步分析,可按以下步骤定位测试: 优化框体背板的时钟匹配电阻的滤波电容,改为0.1uF和0.u2uF。

   由图6.30所示的电容阻抗特性曲线可知,两电容并联后的滤波范围在几十兆赫兹之间。修改完后,再进行测试,并联两电容后的测试结果如图6.31所示。

   图6.31中的测试结果与以前的测试结果相比有改善,说明干扰与Ⅴη电源层有关,但是耦合发生在背板还是主控制板,需要进一步定位。

   步骤二

   利用专门加工的接插件将主控制板输出的32.768MHz时钟上拉到Vm,然后启动主控制板,通过接插件上拉的原理图如图6.32所示。

  

 

   【原因分析】

   为了确定辐射源的耦合途径,首先对框体的背板和主控制板的PCB进行详细的检查。LM139J/883通过对背板及主控制板的PCB布线检查,发现干扰信号耦合到电源线的途径和原Fkl有以下 几种可能:

   (1)背板上主控制板槽位的时钟布线离框体供电电源-48地较近,同时与背板DGND的隔离距离为~sO mil,可能会耦合到电源线。

   (2)时钟线布线是采用两端匹配的方式,通过上拉电阻匹配到Ⅴ"电源层。时钟信号输出原理图如图6。⒛所示。

   如果Ⅴm滤波电容选择的不合理,则可能会将十扰传人Ⅴ1T层,而Ⅴm层与-48Ⅴ电源层在主控制板上有较大面积的重合,-鲳Ⅴ电源层很有可能被耦合到干扰。    .

   经过以上的初步分析,可按以下步骤定位测试: 优化框体背板的时钟匹配电阻的滤波电容,改为0.1uF和0.u2uF。

   由图6.30所示的电容阻抗特性曲线可知,两电容并联后的滤波范围在几十兆赫兹之间。修改完后,再进行测试,并联两电容后的测试结果如图6.31所示。

   图6.31中的测试结果与以前的测试结果相比有改善,说明干扰与Ⅴη电源层有关,但是耦合发生在背板还是主控制板,需要进一步定位。

   步骤二

   利用专门加工的接插件将主控制板输出的32.768MHz时钟上拉到Vm,然后启动主控制板,通过接插件上拉的原理图如图6.32所示。

  

 

热门点击

 

推荐技术资料

耳机的焊接
    整机电路简单,用洞洞板搭线比较方便。EM8621实际采... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式