
引脚排列房源
表12.引脚上市的MPC7410 , 360 CBGA和360 HCTE包(续)
信号名称
DL [ 0:31 ]
引脚数
M6 ,P3, N4 ,N5 ,R 3, M7 ,T2, N6 ,U2, N7 ,P11, V13 , U12,
P12 , T13 , W13 , U13 , V10 , W8 , T11 , U11 , V12 , V8 , T1 , P1 ,
V1 ,U1, N 1 , R 2, V 3 ,U3 W2
L 1, P 2, M 2, V 2 ,M 1 ,N 2, T 3 ,R 1
K9
D1
活跃
高
I / O
I / O
I / F选择
1
BVSEL
笔记
—
DP [ 0:7]
DRDY
DBWO
DTI[0]
DTI [1: 2]
EMODE
GBL
GND
高
低
低
I / O
产量
输入
BVSEL
BVSEL
BVSEL
—
6, 8, 13
—
H6 , G1
A3
B1
D10 ,D14, D16 , D 4, D 6, E12, E8 ,F4, F6 ,F10, F14 ,F16 ,
G9 , G11 , H5 , H8 , H10 , H12 , H15 , J9 , J11 , K4 , K6 , K8 , K10 ,
K12 , K14 , K16 , L9 , L11 , M5 , M8 , M10 , M12 , M15 , N9 , N11 ,
P4 ,P6 ,P10, P14 ,P16, R8,R12 , T4,T6 ,T10, T14 , T16的
B5
B6
C11
F8
L17 , L18 , L19 , M19 , K18 , K17 , K15 , J19 , J18 , J17 , J16 ,
H18 , H17 , J14 , J13 , H19 , G18
K19,W19
L13
P17
N15
L16
U14 , R13 , W14 , W15 , V15 , U15 , W16 , V16 , W17 , V17 ,
U17 , W18 , V18 , U18 , V19 , U19 , T18 , T17 , R19, R18 ,R17,
R15, P19 , P18 , P13, N14 , N13 , N19 , N17 ,M17 ,M13, M18,
H13 , G19 , G16 , G15 , G14 , G13 , F19 , F18 , F13 , E19 , E18 ,
E17 , E15 , D19 , D18 , D17 , C18 , C17 , B19 , B18 , B17 , A18 ,
A17 , A16, B16 ,C16 ,A14, A15 ,C15, B14 ,C14, E13
V14 , U16 , T19 , N18 , H14 , F17 , C19 , B15
D15, E14 ,E16 , H16 , J15 , L15 ,M16 ,K13 ,P15, R14 ,R16,
T15 , F15
L14
M14
F7
高
低
低
—
输入
输入
I / O
—
BVSEL
BVSEL
BVSEL
不适用
5, 10, 13
7, 10
—
—
撞
HRESET
INT
L1_TSTCLK
L2ADDR [ 0:16 ]
L2ADDR [ 17:18 ]
L2AV
DD
L2CE
L2CLK_OUTA
L2CLK_OUTB
L2DATA [ 0:63 ]
低
低
低
高
高
高
—
低
高
高
高
产量
输入
输入
输入
产量
产量
输入
产量
产量
产量
I / O
BVSEL
BVSEL
BVSEL
BVSEL
L2VSEL
L2VSEL
VDD
L2VSEL
L2VSEL
L2VSEL
L2VSEL
6, 8
—
—
2
—
8
—
—
—
—
—
L2DP [0:7 ]
L2OV
DD
L2SYNC_IN
L2SYNC_OUT
L2_TSTCLK
高
—
高
高
高
I / O
—
输入
产量
输入
L2VSEL
不适用
L2VSEL
L2VSEL
BVSEL
—
11
—
—
2
MPC7410 RISC微处理器硬件规格,版本6.1
26
飞思卡尔半导体公司