添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第460页 > ISL5416EVAL1
ISL5416
数据表
2004年8月
FN6006.3
四通道可编程宽带
下变频器
该ISL5416四通道宽带数字可编程
下变频器( WPDC )是专为高动态范围
应用,如蜂窝基站所在
多个信道的处理,需要在一个小
物理空间。该WPDC ,将四个通道,
单个包装,每一个都包括:以NCO ,数字混频器,
数字滤波器,一个AGC和重采样滤波器。
所有通道可独立编程,并可能
实时更新。每四个通道的可选择
任何四个数字输入总线。每一个调谐器可以
处理的W- CDMA信道。通道可以级联或
polyphased增加带宽。可选输出
包括我的样品, Q样本,和AGC增益。从输出
该部分可通过并行,串行或达
接口。
特点
高达95MSPS输入
四个并行16位定点或17位浮点输入
可编程RF衰减器/ VGA控制
32位可编程载波NCO与> 110分贝SFDR
20位内部数据通道
过滤功能
- 多级级联,积分梳状滤波器(CIC)
- 两个可编程FIR滤波器(第一可达32抽头,
第二最多64个抽头)
- 半带插值滤波器
- 重采样FIR滤波器
总体抽取1到>4096
数字AGC最多的增益范围96分贝
最多四个独立的16位并行输出
串行输出选项
16位并行
P
接口
1.8V核心, 3.3V的I / O操作
评估板和配置软件提供
无铅可用
订购信息
部分
ISL5416KI
ISL5416KIZ
(见注)
ISL5416EVAL1
温度
RANGE (
o
C)
-40到85
-40到85
25
256 BGA
256 BGA
(无铅)
PKG 。 DWG 。 #
V256.17x17
V256.17x17
评估套件
注: Intersil无铅产品采用特殊的无铅材料制成,造型
塑料/晶片的附属材料和100 %雾锡板终止完成,这是
既锡铅和无铅焊接操作兼容。 Intersil无铅
产品分类MSL在达到或超过无铅峰值回流温度
IPC / JEDEC J STD- 020B的无铅要求。
应用
基站接收器: GSM / EDGE , CDMA2000 , UMTS 。
框图
TEST
注册
产量
范围控制
AOUT (15: 8)的
输入通道路由
NCO我
混频器
CIC
Q
I
FIR1
滤波器
Q
FIR2
滤波器
I
AGC
Q
Q
I
IHBF
Q
I
重采样
Q
I
输出通路& FORMATTING
AOUT ( 7 : 0 )
FSYNCA
OEA
AIN( 16:0)
ENIA
CLKA
输入
SELECT
时钟&
格式
输入A
输入B
输入的C
输入端D
通道0
通道1
通道2
通道3
CLKO1
CLKO2
/ INTRPT
EOUT (15 :0)
射频衰减器
VGA控制
JTAG
同步
SYNCO SYNCIN1 SYNCIN2
P
接口
ADD ( 2 : 0 )
模式
CE
RD或
RD / WR
RESET
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有 Intersil公司美洲2002-2004 。版权所有
提及的所有其他商标均为其各自所有者的财产。
P(15:0)
WR或
DSTRB
典型CHANNEL
x1, 2, 4, 8
饱和
军士
32位控制
>110分贝SFDR
x1, 2, 4, 8
饱和
通道0
输入A
AIN( 16:0)
ENIA
CLKA
输入
格式
范围
控制
TEST
注册
MUX
级联
IN
数字
调谐器
产量
格式
时隙控制
CH 0 , 1多路复用
AOUT (15 :0)
FSYNCA
OEA
EXT AGC CNTRL
级联
OUT
输入B
BIN ( 16:0)
ENIB
CLKB
输入
格式
范围
控制
通道1
AGC增益
BOUT (15 :0)
多路输出
MUX
数字
调谐器
产量
格式
时隙控制
CH 0 , 1多路复用
FSYNCb
OEB
MUX
0 - 96分贝
绕行
AIN( 16:0)
BIN ( 16:0)
CIN ( 16:0)
DIN( 16:0)
测试输入
DIGITAL 24
16 TUNING /
/
混频器24
/
CIC
24
过滤器/
24
/
24
20
/增益/ FIR
24
20 1
/
/
24
/
24
/
24
20
GAIN / FIR /
20 2 24
/
/
1-64 TAPS
R=1-8
绕行
24
AGC /
24
/
R
O 16
/
U 16
N /
D
F
I
F
O
16
16
16
/ IHBF /重采样/
16
16
16
滤波器
/
/
/
MUX
MUX
1-5 STAGES
R=2-64K
绕行
1-32 TAPS
R=1-8
绕行
SELECT
格式
级联
输入
滤波器
级联
产量
24
/
/
24
MUX
串行到并行
最多
测序
接口路由
和路由
MUX
MUX
2
CIN ( 16:0)
ENIC
CLKC
DIN( 16:0)
ENID
CLKD
EOUT (15 :0)
RESET
ISL5416
通道2
输入的C
输入
格式
范围
控制
Cout的(15 :0)
FSYNCC
OEC
数字
调谐器
产量
格式
时隙控制
CH 2 , 3多路复用
输入端D
输入
格式
范围
控制
通道3
AGC增益
Dout的(15 :0)
数字
调谐器
产量
格式
FSYNCD
时隙控制
CH 2 , 3多路复用
串行输出
测序起来读数据
JTAG
同步
UP接口
P( 15 : 0 ) , uPMODE , RD ( RD / WR ) ,
WR ( DSTRB ) ,CE ,ADD ( 2 : 0 )
SYNCO SYNCIN1 SYNCIN2
OED
CLKO1
CLKO2/
INTRPT
MUX
TRST
TMS
TCLK
TDI
TDO
ISL5416
256 -LEAD BGA
顶视图
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
A
Ain9
B
Ain8
C
Ain7
D
Ain6
E
Ain5
F
Ain3
G
Ain2
H
Ain0
J
CLKC
K
GND
L
Cin14
M
Cin12
N
Cin10
P
Cin9
R
GND
T
Din8
Din7
Din5
ENIC
Cin2
CE
Eout0
Cout0
Cout2
OEC
Cout4
VCCIO FSYNCD Dout8
Cout9
Din9
VCC
Din6
ENID
Din2
Din1
Eout1
Dout1
Dout2
VCC
Dout5
Dout6
Dout7
Dout9
GND
Cin11
Din10
Din11
Din4
Din3
VCC
Din0
Dout0
P1
OED
Dout4
GND
VCCIO Dout10 Cout10
Cin13
Din12
Din13
GND
GND
WR
RD
VCC
P0
Dout3
Add0
Dout11 Dout12 Cout12 Cout11
Cin15
Eout3
Din15
Din14
TRST
Add2
GND
Add1
GND
P2
VCC
Cin16
Din16
Eout4
Eout5
Eout2
P3
P4
Dout15 CLKO2 / CLKO1 Cout15
INTRPT
Dout13 Dout14 Cout14 Cout13
VCCIO
CLKD
Eout6
Eout7
GND
GND
P5
P6
Bout0
VCCIO Aout0
Bin0
VCC
Eout8
Eout9
GND
P7
Bout1
Bout2
Aout1
Aout2
Ain1
Bin1
Bin2
TMS
TDI
P8
GND
Bout3
Aout3
VCC
RESET
VCC
Bin3
GND
GND
GND
uPmode
GND
P10
P9
Bout5
Bout4
VCCIO
Aout4
Aout5
Ain4
Bin4
Bin5
Eout10 Bin13 Eout11
VCC
P13
P11
TDO
GND
Bout6
Bout7 Aout6
Aout7
Bin6
Bin7
GND
Bin14
Bin15
Eout12 Eout14
P14
P12
Bout15 Bout14
Bout8
Bout9 AOUT8
Aout9
Bin8
ENIB
Bin11
Bin12
Ain13
Bin16
CLKB
P15
VCCIO
OEB
VCCIO FSYNCB VCCIO Bout10 Aout10
Bin9
Bin10
VCC
VCC
Ain15
Ain16
Eout15
GND SYNCIN2
OEA
VCC
Bout13 Bout12 Bout11 FSYNCA
ENIA
Ain10
Ain11
Ain12
Ain14
Eout13
CLKA SYNCIN1 SYNCO Aout15 Aout14 Aout13
GND
Aout12 Aout11
Cin8
Cin7
Cin6
Cin5
Cin4
Cin3
Cin1
Cin0
Cout1
TCLK
Cout3
Cout5
Cout6 FSYNCC Cout7
Cout8
电源引脚
接地引脚
信号引脚
热球
NC (未连接)
VCC = + 1.8V内核电源电压
VCCIO = + 3.3V的I / O电源电压
注意:热球应该连接到接地平面
未使用的输入球应接地或V
cc
IO适当
3
ISL5416
引脚说明
名字
TYPE
国内
拉/下拉
描述
电源
VCC
VCCIO
GND
输入
AIN( 16:0)
I
拆毁
并行数据输入总线A上的采样时钟时ENIA的上升沿或下降沿(可编程)
为有效(低电平) 。公交车订单可以进行编程(见IWA = 0 * 00H ,第4位) 。
并行数据输入总线B上的采样时钟时ENIB的上升沿或下降沿(可编程)
为有效(低电平) 。公交车订单可以进行编程(见IWA = 0 * 00H ,第4位) 。
并行数据输入总线C采样时钟时ENIC的上升沿或下降沿(可编程)
为有效(低电平) 。公交车订单可以进行编程(见IWA = 0 * 00H ,第4位) 。
并行数据输入总线D.采样时钟时ENID的上升沿或下降沿(可编程)
为有效(低电平) 。公交车订单可以进行编程(见IWA = 0 * 00H ,第4位) 。
输入使能并行数据输入总线A.低电平有效。该引脚使输入到零件中的一个
两种模式下,选通或内插。在门控模式下,一个样本是每个CLK的时候是ENIX
断言。
输入使能并行数据输入总线B.低电平有效。该引脚使输入到零件中的一个
两种模式下,选通或内插。在门控模式下,一个样本是每个CLK的时候是ENIX
断言。
输入使能并行数据输入总线C.低电平有效。该引脚使输入到零件中的一个
两种模式下,选通或内插。在门控模式下,一个样本是每个CLK的时候是ENIX
断言。
输入使能并行数据输入总线D.低电平有效。该引脚使输入到零件中的一个
两种模式下,选通或内插。在门控模式下,一个样本是每个CLK的时候是ENIX
断言。
-
-
-
正电源电压(核心) , 1.8V
±0.09
正电源电压( I / O) , 3.3V
±0.165
地面上, 0V 。
BIN ( 16:0)
I
拆毁
CIN ( 16:0)
I
拆毁
DIN( 16:0)
I
拆毁
ENIA
I
拆毁
ENIB
I
拆毁
ENIC
I
拆毁
ENID
I
拆毁
控制
CLKA
CLKB
CLKC
CLKD
SYNCIn1
I
I
I
I
I
拆毁
拆毁
拆毁
拆毁
可用于Ain的输入时钟信号,以便数据总线A CLKA或CLKC (16 :0)。
可用于宾输入时钟为数据总线B CLKB或CLKC (16 :0)。
输入时钟为数据总线C CLKC也是主时钟ISL5416的所有通道
可用于Din的输入时钟信号,以便数据总线D。 CLKD或CLKC (16 :0)。
全局同步输入信号1 SYNCIN1可以更新载波的NCO ,复位抽取
柜台,重新启动过滤器,并重新启动在其他功能的输出部分。对于大部分的
功能块时,响应于SYNCIN1是可编程的,并且可以使能或禁用。
全局同步输入信号2. SYNCIN2可以更新载波的NCO ,复位抽取
柜台,重新启动过滤器,并重新启动在其他功能的输出部分。对于大部分的
功能块时,响应于SYNCIN2是可编程的,并且可以使能或禁用。
同步输出信号。多个ISL5416设备的处理可以通过同步
追平了SYNCO从一个ISL5416设备(主设备)的所有ISL5416器件的SYNCIN
(主站和从站) 。可选的内部SYNCO到SYNCInX连接提供。
复位信号。低电平有效。断言复位将停止所有处理,并设置某些寄存器默认
值。
SYNCIn2
I
拆毁
SYNCO
O
RESET
I
4
ISL5416
引脚说明
名字
JTAG
TDO
TDI
TMS
TCLK
TRST
O
I
I
I
I
拆毁
测试数据输出
测试数据。
测试模式选择。
测试时钟。
测试复位。低电平有效。如果不使用JTAG ,配合该引脚为低电平。如果还有一丝连接到引脚和
有足够的板声, JTAG口可能进入一个意想不到的状态并停止
同部分的通信
TYPE
(续)
国内
拉/下拉
描述
输出
AOUT (15 :0)
O
并行数据输出总线A.一个16位并行数据输出可被编程为包括I,Q
AGC 。从通道0 ,1,2和3的数据可以被复用成一个共同的并行输出数据总线。
信息可被测序的可编程序。可那些补充。可以
分成两个8位总线。
参见数据输出格式部分和微处理器接口
部分。请参阅表24 。
并行数据输出总线B的16位并行数据输出可被编程为包括I,Q
AGC 。从通道0 ,1,2和3的数据可以被复用成一个共同的并行输出数据总线。
信息可被测序的可编程序。可那些补充。可以
分成两个8位总线。
参见数据输出格式部分和微处理器接口
部分。
并行数据输出总线C.一个16位并行数据输出可被编程为包括I,Q
AGC 。从通道0 ,1,2和3的数据可以被复用成一个共同的并行输出数据总线。
信息可被测序的可编程序。可那些补充。可以
分成两个8位总线。
参见数据输出格式部分和微处理器接口
部分。
并行数据输出总线D.一个16位并行数据输出可被编程为包括I,Q
AGC 。从通道0 ,1,2和3的数据可以被复用成一个共同的并行输出数据总线。
信息可被测序的可编程序。可那些补充。可以
分成两个8位总线。
参见数据输出格式部分和微处理器接口
部分。
下面是串行输出的比特分配为DOUT的表。
串行输出位分配
SER 。 OUTPUT A SER 。 OUTPUT B辑。输出C SER 。输出D
SCLKX *
SSYNCX *
SD1X *
SD2X *
DOUT0
DOUT1
DOUT2
DOUT3
DOUT4
DOUT5
DOUT6
DOUT7
DOUT8
DOUT9
DOUT10
DOUT11
DOUT12
DOUT13
DOUT14
DOUT15
BOUT (15 :0)
O
Cout的(15 :0)
O
Dout的(15 :0)
O
* X为A, B,C ,D适当
EOUT (15 :0)
CLKO1
O
O
一个16位并行VGA /衰减器控制输出。可分割成独立的4位或8位总线。
输出时钟1.可被编程为在CLKC / N为N = 1 16 CLKO1的极性
可编程的。
仅适用于B版(最终)版本部分。提供了一种互补的输出或第二
时钟,简化电路板布线。极性是可编程的。它也可以被编程为一个中断
从一个或多个信道为一个连续读(先进先出状)模式。
见寄存器GWA = 0000H ,位
13.
CLKO2/
INTRPT
O
5
查看更多ISL5416EVAL1PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ISL5416EVAL1
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
ISL5416EVAL1
Renesas Electronics Corporation
24+
20140
原厂封装
全新原装现货,原厂代理。
QQ: 点击这里给我发消息 QQ:97877805 复制

电话:171-4729-0036(微信同号)
联系人:卢小姐,171-4729-0036微信同号,无线联通更快捷
地址:体验愉快问购元件!帮您做大生意!!深圳市福田区3037号南光捷佳大厦2418室
ISL5416EVAL1
INTERSIL
24+
55
射频元件
4560¥/片,★体验愉快问购元件!!就找我吧!单价:4560元
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
ISL5416EVAL1
√ 欧美㊣品
▲10/11+
9415
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
ISL5416EVAL1
√ 欧美㊣品
▲10/11+
10358
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ISL5416EVAL1供应信息

深圳市碧威特网络技术有限公司
 复制成功!