ISL5416
引脚说明
名字
TYPE
国内
拉/下拉
描述
电源
VCC
VCCIO
GND
输入
AIN( 16:0)
I
拆毁
并行数据输入总线A上的采样时钟时ENIA的上升沿或下降沿(可编程)
为有效(低电平) 。公交车订单可以进行编程(见IWA = 0 * 00H ,第4位) 。
并行数据输入总线B上的采样时钟时ENIB的上升沿或下降沿(可编程)
为有效(低电平) 。公交车订单可以进行编程(见IWA = 0 * 00H ,第4位) 。
并行数据输入总线C采样时钟时ENIC的上升沿或下降沿(可编程)
为有效(低电平) 。公交车订单可以进行编程(见IWA = 0 * 00H ,第4位) 。
并行数据输入总线D.采样时钟时ENID的上升沿或下降沿(可编程)
为有效(低电平) 。公交车订单可以进行编程(见IWA = 0 * 00H ,第4位) 。
输入使能并行数据输入总线A.低电平有效。该引脚使输入到零件中的一个
两种模式下,选通或内插。在门控模式下,一个样本是每个CLK的时候是ENIX
断言。
输入使能并行数据输入总线B.低电平有效。该引脚使输入到零件中的一个
两种模式下,选通或内插。在门控模式下,一个样本是每个CLK的时候是ENIX
断言。
输入使能并行数据输入总线C.低电平有效。该引脚使输入到零件中的一个
两种模式下,选通或内插。在门控模式下,一个样本是每个CLK的时候是ENIX
断言。
输入使能并行数据输入总线D.低电平有效。该引脚使输入到零件中的一个
两种模式下,选通或内插。在门控模式下,一个样本是每个CLK的时候是ENIX
断言。
-
-
-
正电源电压(核心) , 1.8V
±0.09
正电源电压( I / O) , 3.3V
±0.165
地面上, 0V 。
BIN ( 16:0)
I
拆毁
CIN ( 16:0)
I
拆毁
DIN( 16:0)
I
拆毁
ENIA
I
拆毁
ENIB
I
拆毁
ENIC
I
拆毁
ENID
I
拆毁
控制
CLKA
CLKB
CLKC
CLKD
SYNCIn1
I
I
I
I
I
拆毁
拆毁
拆毁
拆毁
可用于Ain的输入时钟信号,以便数据总线A CLKA或CLKC (16 :0)。
可用于宾输入时钟为数据总线B CLKB或CLKC (16 :0)。
输入时钟为数据总线C CLKC也是主时钟ISL5416的所有通道
可用于Din的输入时钟信号,以便数据总线D。 CLKD或CLKC (16 :0)。
全局同步输入信号1 SYNCIN1可以更新载波的NCO ,复位抽取
柜台,重新启动过滤器,并重新启动在其他功能的输出部分。对于大部分的
功能块时,响应于SYNCIN1是可编程的,并且可以使能或禁用。
全局同步输入信号2. SYNCIN2可以更新载波的NCO ,复位抽取
柜台,重新启动过滤器,并重新启动在其他功能的输出部分。对于大部分的
功能块时,响应于SYNCIN2是可编程的,并且可以使能或禁用。
同步输出信号。多个ISL5416设备的处理可以通过同步
追平了SYNCO从一个ISL5416设备(主设备)的所有ISL5416器件的SYNCIN
(主站和从站) 。可选的内部SYNCO到SYNCInX连接提供。
撩
复位信号。低电平有效。断言复位将停止所有处理,并设置某些寄存器默认
值。
SYNCIn2
I
拆毁
SYNCO
O
RESET
I
4