DSP的技术要求
发布时间:2008/12/17 0:00:00 访问次数:490
图给出了厂商提供的pld市场占有份额。pld自从20世纪80年代初期问世以来,己经获得了每年稳定增长20%的喜人景象,超过asic增长速度1o%以上。自从2001年全世界范围内微电子领域的不景气,已经实质上延缓了asic和fpld的增长。fpld胜过asic的原因似乎与fpl可以提供许多和 asic一样的优点这一事实相关,例如:
·在尺寸、重量和功耗方面都有所降低
·更高的通过量
·更好的安全性能,可以禁止未授权的复制
·减少了元器件本身和开发的成本
·降低了线路板的测试成本
而且还克服了asia的许多缺点:
·缩短开发时间3~4倍(快速原形设计)
·在线可重复编程的能力
·在少于1000个单元的解决方案中降低了nre成本,从而可以得到更为经济的设计
图 5家主要厂商在pld/fpga/cpld市场的收入
应用在高端大批量(多于1000个副本)的应用场合。与fpl相比较,典型的cbicasic在同样大小的小片尺 寸上含有10倍以上的门。试图解决第二个问题的方案称作硬布线的fpga,其中的门阵列用来实现一个已经确定的fpga 设计。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
图给出了厂商提供的pld市场占有份额。pld自从20世纪80年代初期问世以来,己经获得了每年稳定增长20%的喜人景象,超过asic增长速度1o%以上。自从2001年全世界范围内微电子领域的不景气,已经实质上延缓了asic和fpld的增长。fpld胜过asic的原因似乎与fpl可以提供许多和 asic一样的优点这一事实相关,例如:
·在尺寸、重量和功耗方面都有所降低
·更高的通过量
·更好的安全性能,可以禁止未授权的复制
·减少了元器件本身和开发的成本
·降低了线路板的测试成本
而且还克服了asia的许多缺点:
·缩短开发时间3~4倍(快速原形设计)
·在线可重复编程的能力
·在少于1000个单元的解决方案中降低了nre成本,从而可以得到更为经济的设计
图 5家主要厂商在pld/fpga/cpld市场的收入
应用在高端大批量(多于1000个副本)的应用场合。与fpl相比较,典型的cbicasic在同样大小的小片尺 寸上含有10倍以上的门。试图解决第二个问题的方案称作硬布线的fpga,其中的门阵列用来实现一个已经确定的fpga 设计。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
上一篇:FPGA和可编程信号处理器
上一篇:FPL的基准
热门点击
- FPGA技术按颗粒度分类
- DDS各部分的具体参数
- 数字信号处理FPGA的结构
- 基于FPGA的DDS任意波形发生器
- DSP概述
- 数字信号处理FPGA的仿真
- 数字信号处理FPGA设计的编译
- DDS的基本原理
- DSP嵌入式系统主程序代码
- DDS的基本参数计算公式
推荐技术资料
- 业余条件下PCM2702
- PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]