DDS各部分的具体参数
发布时间:2008/12/17 0:00:00 访问次数:1434
作为频率信号源,dds系统的输出频率范围、频率分辨率、频率稳定度、波形的谐波失真等是人们主要关心的指标。由于电路复杂性、价格及现有技术条件的限制,不可能无限地提高这些指标,那么这些指标的相互关系是怎样的呢?下面做一些简要的分析。
相位累加器的位数n、数模转换比特数n、时钟频率fc及其稳定度、低通滤波器(lpf)的特性等是决定dds系统指标的重要参数。
事实上,可以认为dds系统是模拟信号转化成数字信号的逆过程,即是将单频正弦模拟信号采样、量化的逆过程。单频正弦模拟信号的频率对应于dds系统的输出信号频率,采样频率对应于dds系统的时钟频率尻,量化比特数对应于dds系统的数模转换比特数刀。如果要求dds的输出频率范围为.fomin~fomax,则fc应大于fomax脉的2倍,这是由nyquist定理决定的。为了使输出波形更好,同时减少对低通滤波器的参数要求,一般尻至少取fomax的4倍以上。dds系统中的数模转换器dac的转换时间应小于1/fc,数模转换比特数屁越大,则波形失真及量化误差越小。但受价格等因素的限制,只能取一个适当的值。fomax是dds系统的频率分辨率或输出最小频率。当要求的最小输出频率大于要求的频率分辨率时,fomax应取要求的频率分辨率。由式(5-2-3)可计算出相位累加器的位数n为
一般情况下,n选大一些对于数字电路是比较容易的,所以dds系统可以很容易地实现高频率分辨率、大频率变化比(最大输出频率与最小输出频率的比)的信号。另一方面,如果ⅳ比较大,一个周期内时间轴被分为2n个点,dds系统的正弦查询表rom中是否必须存储2n个点的数据呢?答案是否定的。这是因为dds系统的数模转换比特数2n是有限的,一般不太大,特别对于高速dac,高比特数dac也没有太大必要。这样,正弦查询表rom中如果存储非常多的点,则很多相临的点存储的是同样的幅度值。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
作为频率信号源,dds系统的输出频率范围、频率分辨率、频率稳定度、波形的谐波失真等是人们主要关心的指标。由于电路复杂性、价格及现有技术条件的限制,不可能无限地提高这些指标,那么这些指标的相互关系是怎样的呢?下面做一些简要的分析。
相位累加器的位数n、数模转换比特数n、时钟频率fc及其稳定度、低通滤波器(lpf)的特性等是决定dds系统指标的重要参数。
事实上,可以认为dds系统是模拟信号转化成数字信号的逆过程,即是将单频正弦模拟信号采样、量化的逆过程。单频正弦模拟信号的频率对应于dds系统的输出信号频率,采样频率对应于dds系统的时钟频率尻,量化比特数对应于dds系统的数模转换比特数刀。如果要求dds的输出频率范围为.fomin~fomax,则fc应大于fomax脉的2倍,这是由nyquist定理决定的。为了使输出波形更好,同时减少对低通滤波器的参数要求,一般尻至少取fomax的4倍以上。dds系统中的数模转换器dac的转换时间应小于1/fc,数模转换比特数屁越大,则波形失真及量化误差越小。但受价格等因素的限制,只能取一个适当的值。fomax是dds系统的频率分辨率或输出最小频率。当要求的最小输出频率大于要求的频率分辨率时,fomax应取要求的频率分辨率。由式(5-2-3)可计算出相位累加器的位数n为
一般情况下,n选大一些对于数字电路是比较容易的,所以dds系统可以很容易地实现高频率分辨率、大频率变化比(最大输出频率与最小输出频率的比)的信号。另一方面,如果ⅳ比较大,一个周期内时间轴被分为2n个点,dds系统的正弦查询表rom中是否必须存储2n个点的数据呢?答案是否定的。这是因为dds系统的数模转换比特数2n是有限的,一般不太大,特别对于高速dac,高比特数dac也没有太大必要。这样,正弦查询表rom中如果存储非常多的点,则很多相临的点存储的是同样的幅度值。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
上一篇:DDS的基本参数计算公式
热门点击
- FPGA技术按颗粒度分类
- DDS各部分的具体参数
- 数字信号处理FPGA的结构
- 基于FPGA的DDS任意波形发生器
- DSP概述
- 数字信号处理FPGA的仿真
- 数字信号处理FPGA设计的编译
- DDS的基本原理
- DSP嵌入式系统主程序代码
- DDS的基本参数计算公式
推荐技术资料
- 业余条件下PCM2702
- PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]