CoolRunner-II器件的应用门控功能
发布时间:2008/9/17 0:00:00 访问次数:488
在cpld设计中,并不是所有的输入/输出脚始终都处于工作状态,有些甚至很少使用。而在coolrunner-ii总线应用时,有时并不需要访问总线。在这些情况下,可以利用门控(datagate)功能将这些信号输入脚暂时关闭,从而降低器件的功耗。datagate的另一个应用是器件的热插入(hot plug)。
如果需要使用该功能,可以利用一个宏单元作为控制端,或者利用外部辅助电路来实现。该功能可以通过属性控制来实现。
第1步,定义一个门控信号。
(1)约束文件(ucf)
net (signal name) data_gate;
(2)vhdl语言
attribute data_gate: string;
attribute data_gate of <signal name>: signal is "true";
(3)verilog语言
//synthesis attribute data_gate of <signal name>: signal is "true";
第2步,使用全局缓冲器来控制整个器件的输入脚。
(1)约束文件(ucf)
net <signal name> bufg=data_gate;
(2)vhdl语言
attribute bufg: string;
attribute data_gate of <signal name>: signal is "data_gate";
(3)verilog语言
//synthesis attribute bufg of<signal name>: signal is "data_gate";
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
如果需要使用该功能,可以利用一个宏单元作为控制端,或者利用外部辅助电路来实现。该功能可以通过属性控制来实现。
第1步,定义一个门控信号。
(1)约束文件(ucf)
net (signal name) data_gate;
(2)vhdl语言
attribute data_gate: string;
attribute data_gate of <signal name>: signal is "true";
(3)verilog语言
//synthesis attribute data_gate of <signal name>: signal is "true";
第2步,使用全局缓冲器来控制整个器件的输入脚。
(1)约束文件(ucf)
net <signal name> bufg=data_gate;
(2)vhdl语言
attribute bufg: string;
attribute data_gate of <signal name>: signal is "data_gate";
(3)verilog语言
//synthesis attribute bufg of<signal name>: signal is "data_gate";
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
在cpld设计中,并不是所有的输入/输出脚始终都处于工作状态,有些甚至很少使用。而在coolrunner-ii总线应用时,有时并不需要访问总线。在这些情况下,可以利用门控(datagate)功能将这些信号输入脚暂时关闭,从而降低器件的功耗。datagate的另一个应用是器件的热插入(hot plug)。
如果需要使用该功能,可以利用一个宏单元作为控制端,或者利用外部辅助电路来实现。该功能可以通过属性控制来实现。
第1步,定义一个门控信号。
(1)约束文件(ucf)
net (signal name) data_gate;
(2)vhdl语言
attribute data_gate: string;
attribute data_gate of <signal name>: signal is "true";
(3)verilog语言
//synthesis attribute data_gate of <signal name>: signal is "true";
第2步,使用全局缓冲器来控制整个器件的输入脚。
(1)约束文件(ucf)
net <signal name> bufg=data_gate;
(2)vhdl语言
attribute bufg: string;
attribute data_gate of <signal name>: signal is "data_gate";
(3)verilog语言
//synthesis attribute bufg of<signal name>: signal is "data_gate";
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
如果需要使用该功能,可以利用一个宏单元作为控制端,或者利用外部辅助电路来实现。该功能可以通过属性控制来实现。
第1步,定义一个门控信号。
(1)约束文件(ucf)
net (signal name) data_gate;
(2)vhdl语言
attribute data_gate: string;
attribute data_gate of <signal name>: signal is "true";
(3)verilog语言
//synthesis attribute data_gate of <signal name>: signal is "true";
第2步,使用全局缓冲器来控制整个器件的输入脚。
(1)约束文件(ucf)
net <signal name> bufg=data_gate;
(2)vhdl语言
attribute bufg: string;
attribute data_gate of <signal name>: signal is "data_gate";
(3)verilog语言
//synthesis attribute bufg of<signal name>: signal is "data_gate";
欢迎转载,信息来自维库电子市场网(www.dzsc.com)