位置:51电子网 » 技术资料 » EDA/PLD

周期约束分析

发布时间:2008/9/17 0:00:00 访问次数:1289

  周期〈period)约束的对象是该时钟所驱动的所有同步元件之间的路径,但是不会覆盖如图1所示的a、b、c和d路径,以及输入引脚到输出引脚〈纯组合逻辑〉、输入引脚到闷步元件、同步元件到输出引脚,还有clk1到clk2之间的异步路径,

  在进行周期period约柬之前,需要对电路的时钟周期进行估计,不要便用过松或过紧的约束。设讨内部电路所能达到的最南运行频率取决于同步元件本身的建立保持时间,以及同步元件之间的逻辑和布线延迟。虽然布线延时无法估计,但逻辑延时应该可以大致估计,如图2所示。通常可以根据逻辑延时和布线延时各占40%和60%的比例来判断将要设置的周期约束对于当前的设计是否现实或合理。


  图1 周期约束所达到的范围

  图2 估算逻辑之间的延时
  
  通过约束编辑器的文本编辑窗口,可以采用以下两种方式的ucf语句来做时钟约束。

  (1)period_item period=period{high|low} [high_or low_item]
  其中,period_item可以是net或timegrp,分别代表时钟线名称net name或元件分组名称group-name。用net表示period约束作用到名为“net name”的时钟网线所驱动的同步元件上,用timegrp表示period约束作用到timegrp所定义的分组(包括ffs、latch和ram等同步元件)上。period是目标时钟周期,单位可以是ps、ns、μs和ms等。high|low指出时钟周期中的第1个脉冲是高电平还是低电平,high_or_low_time为high low指定的脉冲的持续时间,默认单位是ns。如果没有该参数,时钟占空比是50%。例如, net sys_clk period=10 ns high 4ns

  (2)net“clock net name”tnm_net=“timing group name”;
  timespec“tsidentifier”=period “tnm reference”period {high low} [high_or low_item]

  下面举个例子来说明如何设置周期约束。考虑图3所示的电路设计范例1,输入时钟的周期是10ns,并且是上升沿动作,占空比为45%高电平,55%低电平。

  我们可以用这样的ucf语旬来定义这个时钟:

  net“sysclk” tnm_net =“sysclk”;
  timespec “to ̄ sysclk ” = period "sysclk" 10 ns high 45%;


  图3 周期约束设计范例一

  这个例子首先在时钟网线上附加了tnm_net约束,把clk驱动的所有同步元件定义成一个名为“sys_clk”的分组,然后使用timespec约束定义时钟周期。这种定义时钟周期的方法使用了标识符,在定义其他时钟周期时可以引用这个标识符,大大方便了派生时钟的定义。

  一种特殊情况的周期约束是相关时钟。前面提到周期约束不会覆盖异步路径,如图1所示的d路径。但是如果两个时钟是“相关”的,则实现工具和时序分析工具会考虑这个路径。因此对这样的路径不需要再设置from to约束,相关内容包括自动相关和人为相关。我们来分别看看几种情况。

  (1)图4所示的相关时钟约束1为两个时钟来自于同一个dcm,我们只需对dcm的输入时钟执行周期约束,则dcm输出的两个时钟就会通过dcm自动关联,它们之间的路径就会自动地被分析。

  图4 相关时钟约束1

  例如,我们做如下约束:

  net "clkin"tnw_net = "clkin";

  timespec "ts_clkix" = pertod "clk△n"10.o ns high 50%;

  则两个时钟之间的路径就会被这样分析:

  slack:         3.926ns
  source:        dataregslow._d2_3 (ff)
  destination:      dataregfast_d3_3 (ff)    
  requirement :     5.ooons 
  data path delay :   0.874ns (levels of logic = 0)  
  clock path skew:  0.000ns   
  source clock: c=clk1x rising at o.000ns
  destination clock: clkzx_dcm rising at 5.000ns
clock uncertainty : 0.200ns

  (2)如刚才的电路可以不对dcm输入时钟做约束,而分别对两个时钟单独做周期约束,如图5所示。由于clk2x的周期是基于clk1x的周期定义的,所以这样两个时钟就被人为地关联起来,它们之间的路径也会自动地被分析。

  图5 相关时钟约束2<

  周期〈period)约束的对象是该时钟所驱动的所有同步元件之间的路径,但是不会覆盖如图1所示的a、b、c和d路径,以及输入引脚到输出引脚〈纯组合逻辑〉、输入引脚到闷步元件、同步元件到输出引脚,还有clk1到clk2之间的异步路径,

  在进行周期period约柬之前,需要对电路的时钟周期进行估计,不要便用过松或过紧的约束。设讨内部电路所能达到的最南运行频率取决于同步元件本身的建立保持时间,以及同步元件之间的逻辑和布线延迟。虽然布线延时无法估计,但逻辑延时应该可以大致估计,如图2所示。通常可以根据逻辑延时和布线延时各占40%和60%的比例来判断将要设置的周期约束对于当前的设计是否现实或合理。


  图1 周期约束所达到的范围

  图2 估算逻辑之间的延时
  
  通过约束编辑器的文本编辑窗口,可以采用以下两种方式的ucf语句来做时钟约束。

  (1)period_item period=period{high|low} [high_or low_item]
  其中,period_item可以是net或timegrp,分别代表时钟线名称net name或元件分组名称group-name。用net表示period约束作用到名为“net name”的时钟网线所驱动的同步元件上,用timegrp表示period约束作用到timegrp所定义的分组(包括ffs、latch和ram等同步元件)上。period是目标时钟周期,单位可以是ps、ns、μs和ms等。high|low指出时钟周期中的第1个脉冲是高电平还是低电平,high_or_low_time为high low指定的脉冲的持续时间,默认单位是ns。如果没有该参数,时钟占空比是50%。例如, net sys_clk period=10 ns high 4ns

  (2)net“clock net name”tnm_net=“timing group name”;
  timespec“tsidentifier”=period “tnm reference”period {high low} [high_or low_item]

  下面举个例子来说明如何设置周期约束。考虑图3所示的电路设计范例1,输入时钟的周期是10ns,并且是上升沿动作,占空比为45%高电平,55%低电平。

  我们可以用这样的ucf语旬来定义这个时钟:

  net“sysclk” tnm_net =“sysclk”;
  timespec “to ̄ sysclk ” = period "sysclk" 10 ns high 45%;


  图3 周期约束设计范例一

  这个例子首先在时钟网线上附加了tnm_net约束,把clk驱动的所有同步元件定义成一个名为“sys_clk”的分组,然后使用timespec约束定义时钟周期。这种定义时钟周期的方法使用了标识符,在定义其他时钟周期时可以引用这个标识符,大大方便了派生时钟的定义。

  一种特殊情况的周期约束是相关时钟。前面提到周期约束不会覆盖异步路径,如图1所示的d路径。但是如果两个时钟是“相关”的,则实现工具和时序分析工具会考虑这个路径。因此对这样的路径不需要再设置from to约束,相关内容包括自动相关和人为相关。我们来分别看看几种情况。

  (1)图4所示的相关时钟约束1为两个时钟来自于同一个dcm,我们只需对dcm的输入时钟执行周期约束,则dcm输出的两个时钟就会通过dcm自动关联,它们之间的路径就会自动地被分析。

  图4 相关时钟约束1

  例如,我们做如下约束:

  net "clkin"tnw_net = "clkin";

  timespec "ts_clkix" = pertod "clk△n"10.o ns high 50%;

  则两个时钟之间的路径就会被这样分析:

  slack:         3.926ns
  source:        dataregslow._d2_3 (ff)
  destination:      dataregfast_d3_3 (ff)    
  requirement :     5.ooons 
  data path delay :   0.874ns (levels of logic = 0)  
  clock path skew:  0.000ns   
  source clock: c=clk1x rising at o.000ns
  destination clock: clkzx_dcm rising at 5.000ns
clock uncertainty : 0.200ns

  (2)如刚才的电路可以不对dcm输入时钟做约束,而分别对两个时钟单独做周期约束,如图5所示。由于clk2x的周期是基于clk1x的周期定义的,所以这样两个时钟就被人为地关联起来,它们之间的路径也会自动地被分析。

  图5 相关时钟约束2<

相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!