外部NAND闪存读取的数据升压功率因数校正(PFC)控制器
发布时间:2022/10/17 8:30:20 访问次数:74
NCP1623是小尺寸的升压功率因数校正(PFC)控制器,额定功率达300W,应用于USB PD快充适配器和计算机电源。该器件在重载时以临界导电模式(CrM)工作,然后随着负载的减少进入非连续导电模式(DCM),以在额定负载和轻载时都能实现能效最大化。
NCP1623在低输入电压可将能效提高到2%,睡眠模式用电<100μA,优化空载输入电源状态。
NCP4307是一个高性能驱动器,可在多种高性能开关电源拓扑中与同步整流(SR)MOSFET一起使用。 该器件将从内部一个200V CS引脚自供电,实现上桥配置和低VOUT,而不需要一个辅助电源。 双VCC引脚选择最佳VCC源端以尽量降低损耗,从而优化宽范围VOUT应用的设计。
类SRAM的异步存储器和专用集成电路(ASIC)器件
异步、同步和页面模式(仅在非复用模式下可用)突发NOR闪存设备
NAND闪存
伪SRAM器件
从NAND闪存读取时,需要进行某种程度的纠错。在没有内部校正能力的NAND模块(有时称为裸 NAND)的情况下,校正过程委托给内存控制器。
通用内存控制器(GPMC)探测从外部NAND闪存读取的数据,并使用它来计算类似于校验和的信息,称为校正多项式,以每个块为基础。
在电源和欠压锁定保护(UVLO) 方面,当输入电压超过欠压锁定保护(UVLO)的上升 阈值电压时,相应的降压(Buck)调节器启动。 当输入电压低于欠压锁定保护(UVLO)下降阈值电压,模块关断。
在使能和开关频率同步输入(EN/SYNCI) 方面,频率同步(SYNC)输入(EN/SYNCI)引脚是 一个数字启动和关断芯片的控制引脚。拉高EN/SYNCI引脚开启调节器,拉低EN引脚关断调节器。
当此引脚浮空时,EN/SYNCI被内部电 阻自动拉低。直接将EN/SYNCI连接至电压源极时需将电压源幅度限制在6V及以内,以防止损坏模块。当拉高EN/SYNCI至12VIN时,需要一个分压电阻。
来源:21ic.如涉版权请联系删除。图片供参考
NCP1623是小尺寸的升压功率因数校正(PFC)控制器,额定功率达300W,应用于USB PD快充适配器和计算机电源。该器件在重载时以临界导电模式(CrM)工作,然后随着负载的减少进入非连续导电模式(DCM),以在额定负载和轻载时都能实现能效最大化。
NCP1623在低输入电压可将能效提高到2%,睡眠模式用电<100μA,优化空载输入电源状态。
NCP4307是一个高性能驱动器,可在多种高性能开关电源拓扑中与同步整流(SR)MOSFET一起使用。 该器件将从内部一个200V CS引脚自供电,实现上桥配置和低VOUT,而不需要一个辅助电源。 双VCC引脚选择最佳VCC源端以尽量降低损耗,从而优化宽范围VOUT应用的设计。
类SRAM的异步存储器和专用集成电路(ASIC)器件
异步、同步和页面模式(仅在非复用模式下可用)突发NOR闪存设备
NAND闪存
伪SRAM器件
从NAND闪存读取时,需要进行某种程度的纠错。在没有内部校正能力的NAND模块(有时称为裸 NAND)的情况下,校正过程委托给内存控制器。
通用内存控制器(GPMC)探测从外部NAND闪存读取的数据,并使用它来计算类似于校验和的信息,称为校正多项式,以每个块为基础。
在电源和欠压锁定保护(UVLO) 方面,当输入电压超过欠压锁定保护(UVLO)的上升 阈值电压时,相应的降压(Buck)调节器启动。 当输入电压低于欠压锁定保护(UVLO)下降阈值电压,模块关断。
在使能和开关频率同步输入(EN/SYNCI) 方面,频率同步(SYNC)输入(EN/SYNCI)引脚是 一个数字启动和关断芯片的控制引脚。拉高EN/SYNCI引脚开启调节器,拉低EN引脚关断调节器。
当此引脚浮空时,EN/SYNCI被内部电 阻自动拉低。直接将EN/SYNCI连接至电压源极时需将电压源幅度限制在6V及以内,以防止损坏模块。当拉高EN/SYNCI至12VIN时,需要一个分压电阻。
来源:21ic.如涉版权请联系删除。图片供参考