为了承受流到局部地平面的差模RF电流
发布时间:2019/1/15 20:56:48 访问次数:409
在时钟产生区域下面放置局部地平面的主要原因是:在晶体和时钟电路下面的局部地平面可以为晶体及相关电路内部产生的共模RF电流提供通路, IMH10使RF场控制在较小的范围内从而使R发射最小。为了承受流到局部地平面的差模RF电流,需要将局部地平面与系统中内层的其他地平面多点相连。将表层局部地平面与PCB内部的主地平面通过低阻抗的过孔相连。有时为了提高局部地平面的性能,将时钟产生的电路靠近机壳地的连接点放置,会有更好的效果。
同时应当避免有穿过局部地平面的布线,否则将破坏局部地平面的作用。如果有布线穿过局部地平面,将引起局部地平面的不连续,产生小地环路电位l在较高的频率范围内,这个地环路会带来一些问题。
【处理措施】
(1)晶振下方表层设置局部地平面,并通过多个过孔与地层相连G
(2)将原来布在表层的时钟线,改为布在第三层(6层板)。将修改后的PCB安装在产品中,再用上述简易近场探头测试,测得结果如图6.117所示。
在时钟产生区域下面放置局部地平面的主要原因是:在晶体和时钟电路下面的局部地平面可以为晶体及相关电路内部产生的共模RF电流提供通路, IMH10使RF场控制在较小的范围内从而使R发射最小。为了承受流到局部地平面的差模RF电流,需要将局部地平面与系统中内层的其他地平面多点相连。将表层局部地平面与PCB内部的主地平面通过低阻抗的过孔相连。有时为了提高局部地平面的性能,将时钟产生的电路靠近机壳地的连接点放置,会有更好的效果。
同时应当避免有穿过局部地平面的布线,否则将破坏局部地平面的作用。如果有布线穿过局部地平面,将引起局部地平面的不连续,产生小地环路电位l在较高的频率范围内,这个地环路会带来一些问题。
【处理措施】
(1)晶振下方表层设置局部地平面,并通过多个过孔与地层相连G
(2)将原来布在表层的时钟线,改为布在第三层(6层板)。将修改后的PCB安装在产品中,再用上述简易近场探头测试,测得结果如图6.117所示。
上一篇:接口电路布线与抗ESD干扰能力