飞思卡尔半导体公司
技术参数
MPC860EC
启8 , 08/2007
MPC860的PowerQUICC 产品系列
硬件规格
这种硬件规格包含的详细信息
电源方面的考虑, DC / AC电气特性,并
AC时序规格为MPC860系列。
查找发布勘误或更新本文档,请参阅
上市对我们网站的MPC860产品汇总页
本文件的封底,或联系您当地的
飞思卡尔销售办事处。
1.
2.
3.
4.
5.
6.
7.
8.
9.
10.
11.
12.
13.
14.
15.
目录
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
最大耐受额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 8
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10
直流特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10
热工计算与测量。 。 。 。 。 。 。 。 。 。 12
布局实践。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 14
总线信号时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 15
IEEE 1149.1电气规格。 。 。 。 。 。 。 。 。 。 。 41
CPM电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 43
UTOPIA AC电气规格。 。 。 。 。 。 。 。 。 。 。 65
FEC电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 67
机械数据和订货信息。 。 。 。 。 。 。 70
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 76
飞思卡尔半导体公司, 2001-2007 。版权所有。
概观
1
概观
MPC860的功耗四综合通信控制器(的PowerQUICC )是一种多功能单芯片
集成的微处理器,设计用于各种控制应用的外围组合。它
尤其擅长于通信和网络系统。所述的PowerQUICC单元被称为
在MPC860在此硬件规范。
在MPC860实现了Power Architecture技术,并包含飞思卡尔的超集
MC68360四通道集成通信控制器( QUICC ) ,这里所指的QUICC , RISC
通信proccessor模块( CPM ) 。在MPC860的CPU是基于Power的32位内核
建筑技术,集成了内存管理单元(MMU )以及指令和数据
缓存..从MC68360 QUICC的CPM已经增强,通过加入间集成
控制器(I
2
C)通道。内存控制器有所增强,使MPC860支持任何
内存类型,包括高性能存储器和新型的DRAM 。一个PCMCIA插槽
控制器支持多达两个插槽。实时时钟也被集成。
表1
示出了由MPC860的家族所支持的功能。
表1. MPC860系列功能
缓存(千字节)
部分
指令
缓存
4
4
16
4
4
4
16
4
数据缓存
4
4
8
4
4
4
8
4
10T
截至2
截至2
截至2
最多4个
最多4个
最多4个
最多4个
1
ETHERNET
自动取款机
10/100
—
1
1
—
—
1
1
1
—
是的
是的
—
是的
是的
是的
是的
2
2
2
4
4
4
4
1
1
1
1
1
1
1
1
2
SCC
参考
1
MPC860DE
MPC860DT
MPC860DP
MPC860EN
MPC860SR
MPC860T
MPC860P
MPC855T
1
支持文档为这些设备指的是以下几点:
1. MPC860的PowerQUICC系列用户手册( MPC860UM ,第3版)
2. MPC855T用户手册( MPC855TUM ,第1版)
MPC860的PowerQUICC 系列硬件规格,版本8
2
飞思卡尔半导体公司
特点
2
特点
下面的列表总结了关键的MPC860的特点:
嵌入式单的问题, 32位内核(实施Power Architecture技术)与
32的32位通用寄存器(GPR )
- 核心执行分支预测有没有条件执行条件的预取。
- 4或8 KB数据缓存和4或16 KB的指令缓存(见
表1)
- 16K字节的指令高速缓存是四通,组相联,256套; 4 KB的指令
缓存是双向的,组相联128套。
- 8KB的数据缓存是双向的,组相联,256套; 4 KB的数据高速缓存
两路,组相联128套。
- 高速缓存一致性的指令和数据高速缓存保持在128位( 4个字)
高速缓存块。
- 缓存在物理寻址,实现最近最少使用( LRU )置换
算法,并且可锁定的缓存块为基础。
- MMU的有32项TLB ,全相联指令和数据的TLB
- MMU的支持4-位,16位和512千字节和8字节的多个页面大小; 16个虚拟
地址空间和16个保护组
- 先进的片上仿真调试模式
高达32位的数据总线(动态总线为8上浆,16,和32位)的
- 32根地址线
运行速度高达80 MHz的
内存控制器(八家银行)
- 包含完整的动态RAM ( DRAM )控制器
- 每个银行可以是一个片选或RAS支持DRAM的银行。
- 最多15个等待状态每个存储器组编程
- 无缝接口DRAM ,西姆斯SRAM , EPROM ,闪存EPROM ,和其他内存
器件
- DRAM控制器,可编程,支持大多数的大小和高速存储器接口
- 中科院四线,四线WE ,和一个OE线
- 开机复位芯片选择(用于8位,16位或32位内存选项)
- 可变块大小( 32字节到256兆字节)
- 可选择写保护
- 片上总线仲裁逻辑
- 通用定时器
- 4个16位定时器或两个32位定时器
- 门模式下可以启用/禁用计数
- 中断可以被屏蔽在基准匹配和事件捕获。
MPC860的PowerQUICC 系列硬件规格,版本8
飞思卡尔半导体公司
3
特点
系统集成单元( SIU )
- 公交车监控
- 软件看门狗
- 周期性中断定时器( PIT )
- 低功耗停止模式
时钟合成器
- 递减器,时基和实时时钟( RTC )
- 复位控制器
- IEEE 1149.1 标准。测试访问端口(JTAG)
中断
- 七外部中断请求( IRQ )线路
- 12端口引脚具有中断功能
- 23个内部中断源
- 鳞癌之间可编程优先级
- 可编程的最高优先级请求
10/100 Mbps以太网的支持,符合IEEE 802.3u标准完全兼容(不可用
使用ATM时,通过UTOPIA接口)
ATM支持符合ATM论坛UNI 4.0特定网络阳离子
- 电池在50 MHz的系统时钟处理高达50-70 Mbps的
- 细胞复用/解复用
- 支持AAL5和AAL0协议对每个VC的基础。 AAL0支持使OAM和
软件实现的其他协议。
- ATM的速度控制(APC )调度器,提供恒定比特率( CBR)的直接支持和
未规定比特速率(UBR ),并提供有利的软件支持的控制机制
可用比特率(ABR)
- 为UTOPIA ( 10/100 - Mbps的不支持此接口)和物理接口支持
字节对齐的串行(例如, T1 / E1 / ADSL)的
- UTOPIA -模式(ATM)支持1级高手与细胞级的握手,多PHY (最多四个
物理层器件)连接到25- , 51-或155 - Mbps的成帧器和UTOPIA /系统
1/2或1/3时钟比率。
- 串行模式(ATM)接口支持传输汇聚( TC )功能
T1 / E1 / ADSL线路,信元描述,元有效负荷加扰/解扰,自动
闲置/未分配的单元插入/剥,头差错控制( HEC )的生成,检查和
统计数据。
通信处理器模块( CPM )
- RISC的通信处理器(CP)的
- 通讯 - 特定网络C命令(例如,
正常停止TRANSMIT
,
ENTER HUNT
模式
和
RESTART TRANSMIT
)
- 支持所有串行通道连续模式下发送和接收
MPC860的PowerQUICC 系列硬件规格,版本8
4
飞思卡尔半导体公司
特点
- 高达8 KB的双口RAM
- 16个串行DMA (SDMA )通道
- 三个并行I / O和漏极开路功能寄存器
四波特率发生器( BRGs )
- 独立(可连接到任何SCC和SMC )
- 允许运行过程中的变化
- 自动波特率支持选项
四个串行通信控制器( SCCS)
- 以太网/ IEEE 802.3标准可选的SCC1-4 ,支持全10 - Mbps操作
(仅适用于专门编程设备)
- HDLC / SDLC ( 2 Mbps的支持所有通道)
- HDLC总线(实现一个基于HDLC的局域网络(LAN) )
- 异步HDLC协议,以支持点对点协议(PPP)的
- 的AppleTalk
- 通用异步收发器( UART )
- 同步UART
- 串行红外( IrDA)的
- 二进制同步通信( BISYNC )
- 完全透明(比特流)
- 完全透明(基于帧的具有可选的循环冗余校验(CRC) )
两校董会(串行管理通道)
- UART
- 透明
- 通用电路接口( GCI )控制器
- 可以连接到时分复用( TDM)信道
一个SPI (串行外设接口)
- 支持主从模式
- 支持在同一总线上多主机操作
一个我
2
℃(内部集成电路)端口
- 支持主从模式
- 多主机环境的支持
时隙分配器( TSA )
- 允许的SCC和平滑肌细胞,以在复用的和/或非多路复用操作运行
- 支持T1 , CEPT , PCM高速公路, ISDN基本速率, ISDN基本速率,用户自定义
- 1-或8位分辨率
- 允许独立的发送和接收的路由,帧同步和时钟
MPC860的PowerQUICC 系列硬件规格,版本8
飞思卡尔半导体公司
5
飞思卡尔半导体公司
技术参数
MPC860EC
启7 , 09/2004
MPC860系列
硬件规格
这种硬件规格包含的详细信息
功率方面的考虑,用DC / AC电特性,并且交流
时序规格为MPC860系列。
1
概观
MPC860的电源四路集成通信控制器
(的PowerQUICC )是一种多功能单芯片集成
微处理器,设计用于各种外围组合
控制器应用程序。它特别擅长于
通信和网络系统。该单位的PowerQUICC
被称为在此硬件规格MPC860的。
在MPC860实现了PowerPC架构,并包含
飞思卡尔的MC68360四通道集成的一个超集
通信控制器( QUICC
) ,这里所指的
QUICC , RISC通信Proccessor模块( CPM ) 。该
CPM从MC68360 QUICC已增强了
除了间集成控制器(Ⅰ
2
C)通道。该
内存控制器有所增强,使得以MPC860
支持任何类型的存储器,包括高性能
回忆和新型的DRAM 。一个PCMCIA插槽
控制器支持多达两个插槽。实时时钟有也
被整合。
表1
显示由该成员支持的功能
MPC860系列。
1.
2.
3.
4.
5.
6.
7.
8.
9.
10.
11.
12.
13.
14.
15.
目录
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2
最大耐受额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
直流特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 8
热工计算与测量。 。 。 。 。 。 。 。 。 。 。 9
布局实践。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 11
总线信号时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 12
IEEE 1149.1电气规格。 。 。 。 。 。 。 。 。 。 。 41
CPM电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 43
UTOPIA AC电气规格。 。 。 。 。 。 。 。 。 。 。 67
FEC电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 68
机械数据和订货信息。 。 。 。 。 。 。 71
文档修订历史记录。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 77
飞思卡尔半导体公司2004版权所有。
特点
表1. MPC860系列功能
缓存(千字节)
部分
指令
缓存
4
4
16
4
4
4
16
4
数据缓存
4
4
8
4
4
4
8
4
10T
截至2
截至2
截至2
最多4个
最多4个
最多4个
最多4个
1
ETHERNET
自动取款机
10/100
—
1
1
—
—
1
1
1
—
是的
是的
—
是的
是的
是的
是的
2
2
2
4
4
4
4
1
1
1
1
1
1
1
1
2
SCC
参考
1
MPC860DE
MPC860DT
MPC860DP
MPC860EN
MPC860SR
MPC860T
MPC860P
MPC855T
1
支持文档为这些设备指的是以下几点:
1. MPC860的PowerQUICC系列用户手册( MPC860UM ,第3版)
2. MPC855T用户手册( MPC855TUM / D ,第1版)
2
特点
嵌入式单的问题, 32位PowerPC
TM
核心(执行PowerPC架构)与
32的32位通用寄存器(GPR )
- 核心执行分支预测有没有条件执行条件的预取。
- 4或8 KB数据缓存和4或16 KB的指令缓存(见
表1)
- 16K字节的指令高速缓存是四通,组相联,256套; 4 KB的指令高速缓存
是双向的,组相联128套。
- 8KB的数据缓存是双向的,组相联,256套; 4K字节的数据缓存是双向的,
组相联128套。
- 缓存一致性为指令和数据高速缓存被保持在128位( 4个字)的高速缓存
块。
- 缓存在物理处理,实现一个最近最少使用(LRU)替换算法,并
是可锁定的缓存块为基础。
- MMU的有32项TLB ,全相联指令和数据的TLB
- MMU的支持4-位,16位和512千字节和8字节的多个页面大小; 16虚拟地址空间
16保护组
- 先进的片上仿真调试模式
达32位的数据总线(动态母线调整为8 ,16,和32位)
32条地址线
运行速度高达80 MHz的
内存控制器(八家银行)
- 包含完整的动态RAM ( DRAM )控制器
下面的列表总结了关键的MPC860的特点:
MPC860系列硬件规格,版本7
2
飞思卡尔半导体公司
特点
- 每个银行可以是一个片选或RAS支持DRAM的银行。
- 最多15个等待状态每个存储器组编程
- 无缝接口DRAM ,西姆斯SRAM , EPROM ,闪存EPROM ,和其他存储设备
- DRAM控制器,可编程,支持大多数的大小和高速存储器接口
- 中科院四线,四线WE ,和一个OE线
- 开机复位芯片选择(用于8位,16位或32位内存选项)
- 可变块大小( 32字节到256兆字节)
- 可选择写保护
- 片上总线仲裁逻辑
通用定时器
- 4个16位定时器或两个32位定时器
- 门模式下可以启用/禁用计数
- 中断可以被屏蔽在基准匹配和事件捕获。
系统集成单元( SIU )
- 公交车监控
- 软件看门狗
- 周期性中断定时器( PIT )
- 低功耗停止模式
时钟合成器
- 递减器,时基和实时从PowerPC架构时钟( RTC )
- 复位控制器
- IEEE 1149.1测试访问端口(JTAG)
中断
- 七外部中断请求( IRQ )线路
- 12端口引脚具有中断功能
- 23个内部中断源
- 鳞癌之间可编程优先级
- 可编程的最高优先级请求
10/100 Mbps以太网的支持,符合IEEE 802.3u标准,完全符合(不可用时,
在ATM UTOPIA接口)
ATM支持符合ATM论坛UNI 4.0特定网络阳离子
- 电池在50 MHz的系统时钟处理高达50-70 Mbps的
- 细胞复用/解复用
- 支持AAL5和AAL0协议对每个VC的基础。 AAL0支持使OAM和软件
执行其他协议。
- ATM的速度控制(APC )调度器,提供恒定比特率( CBR)的直接支持和
未规定比特速率(UBR ),并提供有利的软件支持可用的控制机制
比特率( ABR )
- 为UTOPIA ( 10/100 - Mbps的不支持此接口)和物理接口支持
字节对齐的串行(例如, T1 / E1 / ADSL)的
MPC860系列硬件规格,版本7
飞思卡尔半导体公司
3
特点
- UTOPIA -模式(ATM)支持1级高手与细胞级的握手,多PHY (最多四个物理
层设备) ,连接到25- , 51-或155 - Mbps的成帧器和UTOPIA / 1/2系统时钟比率或
1/3.
- 串行模式(ATM)接口支持传输汇聚( TC)功能的T1 / E1 / ADSL线路,
信元定界,小区加扰/解扰,自动空闲/未分配的单元
插入/汽提,信头错误控制(HEC)的生成,检测,和统计信息。
通信处理器模块( CPM )
- RISC的通信处理器(CP)的
- 通讯 - 特定网络C命令(例如,
正常停止TRANSMIT
,
进入狩猎模式
和
RESTART TRANSMIT
)
- 支持所有串行通道连续模式下发送和接收
- 高达8 KB的双口RAM
- 16个串行DMA (SDMA )通道
- 三个并行I / O和漏极开路功能寄存器
四波特率发生器( BRGs )
- 独立(可连接到任何SCC和SMC )
- 允许运行过程中的变化
- 自动波特率支持选项
四个串行通信控制器( SCCS)
- 以太网/ IEEE 802.3可选的SCC1-4 ,支持全10 - Mbps的速率运行(仅适用于
专门编程设备)
- HDLC / SDLC ( 2 Mbps的支持所有通道)
- HDLC总线(实现一个基于HDLC的局域网络(LAN) )
- 异步HDLC协议,以支持点对点协议(PPP)的
- 的AppleTalk
- 通用异步收发器( UART )
- 同步UART
- 串行红外( IrDA)的
- 二进制同步通信( BISYNC )
- 完全透明(比特流)
- 完全透明(基于帧的具有可选的循环冗余校验(CRC) )
两校董会(串行管理通道)
- UART
- 透明
- 通用电路接口( GCI )控制器
- 可以连接到时分复用( TDM)信道
一个SPI (串行外设接口)
- 支持主从模式
- 支持在同一总线上多主机操作
一个我
2
℃(内部集成电路)端口
- 支持主从模式
MPC860系列硬件规格,版本7
4
飞思卡尔半导体公司
最大耐受额定值
- 多主机环境的支持
时隙分配器( TSA )
- 允许的SCC和平滑肌细胞,以在复用的和/或非多路复用操作运行
- 支持T1 , CEPT , PCM高速公路, ISDN基本速率, ISDN基本速率,用户自定义
- 1-或8位分辨率
- 允许独立的发送和接收的路由,帧同步和时钟
- 允许动态变化
- 可以在内部连接到六个串行通道( 4鳞癌和两个校董会)
并行接口端口( PIP )
- Centronics接口支持
- 支持对MPC860或MC68360兼容端口之间的快速连接
PCMCIA接口
- 主(插座)接口, 2.1版兼容
- 支持两个独立的PCMCIA插槽
- 支持8个内存或I / O窗口
低功耗支持
- 全上各单位充分供电
- 禁止除时基递减器, PLL ,内存控制器,实时时钟和打盹核心功能单元
CPM在低功耗待机
- 睡眠以外的所有RTC和PIT , PLL禁用主动快速唤醒单位
- 禁用深度睡眠,所有的单位,包括PLL ,除了RTC和PIT
- 掉电模式,所有的电源关闭,除了PLL , RTC , PIT ,时基和单位递减器
调试接口
- 八比较:在指令的地址4运行两个操作的数据地址,和两个操作的
数据
- 支持条件: =
≠
& LT ; & GT ;
- 每个观察点可以由内部产生一个破发点。
3.3 V操作与除EXTAL和EXTCLK 5 V TTL兼容
357引脚的球栅阵列(BGA)封装
3
最大耐受额定值
本节提供了最大耐受电压和温度范围为MPC860的。
表2
提供
最大额定值。
该器件包含电路,防止损坏,由于高静电压或电场;然而,它
建议正常的预防措施,以避免应用比最大额定电压更高的电压,任何
该高阻抗电路。运行的可靠性,如果未使用的输入连接到一个适当的逻辑增强
电压电平(例如, GND或V
dd
).
MPC860系列硬件规格,版本7
飞思卡尔半导体公司
5