IDT72V3640 / 50 /七十分之六十○ / 80 /一百十分之九十○ 3.3V高密度SUPERSYNC II
TM
36位的FIFO
1,024 x 36, 2,048 x 36, 4,096 x 36, 8,192 x 36, 16,384 x 36, 32,768 x 36, 65,536 x 36, 131,072 x 36
商业和工业
温度范围
引脚说明
I / O
描述
I
数据输入为36- , 18-或9位的总线。当在18-位或9位模式下,未使用的输入引脚在不在乎的状态。
I
太太
初始化读写指针为零,并设置输出寄存器为全零。在主复位时,
FIFO被配置为FWFT或IDT标准模式,总线匹配的配置,八个可编程单
标志的默认设置中,偏移量设置串行或并行编程,大端/小端格式,零
延迟定时模式,穿插奇偶校验,并同步与异步编程标志时序模式。
PRS
部分复位
I
PRS
初始化读写指针为零,并设置输出寄存器为全零。在部分复位时,
现有的模式( IDT或FWFT ) ,程序设计方法(串行或并行) ,以及可编程标志设置都保留。
RT
重发
I
RT
置在RCLK的上升沿将初始化读指针到零,则设置
EF
标志为低(或为HIGH
在FWFT模式) ,并且不影响写指针,编程方法,现有的定时模式或可编程
标志设置。
RT
是有用的,以从FIFO中的第一物理位置重新读取数据。
FWFT / SI第一道尔
I
在主复位,将选择第一个字告吹或IDT标准模式。主复位后,该引脚
通过/串行输入
用作用于装载一个串行输入偏移寄存器。
OW
(1)
输出宽度
I
此销,随着IW和BM ,选择读端口的总线宽度。见表1总线宽度配置。
(1)
IW
输入宽度
I
该引脚,以及OW和MB ,选择的写端口的总线宽度。见表1总线宽度配置。
(1)
总线匹配
I
BM适用于IW和OW选择总线规格为读写端口。见表1总线宽度配置。
BM
BE
(1)
大端/
I
在主复位的低电平
BE
将选择大端操作。一个高点
BE
在主复位
小尾数
将选择小端格式。
(1)
RM
重发定时我
在主复位的低电平RM会选择零延迟重发定时模式。在RM一个HIGH将选择
模式
正常延迟模式。
PFM
(1)
可编程
I
在主复位的低电平PFM将选择异步编程标志时序模式。在PFM一个HIGH
旗模式
将选择同步可编程标志时序模式。
IP
(1)
穿插平价我
在主复位的低电平IP将选择非穿插校验方式。一高就会选择穿插平价
模式。穿插奇偶控制只有在的偏移寄存器并行编程的效果。它不影响
的数据写入和从FIFO中读出。
I
在主复位,这个输入以及FSEL1和
LD
销,将选择缺省偏移值,该可编程
FSEL0
(1)
标志选择位0
FL AGS
PAE
和
PAF 。
可有多达8种可能的设置。
(1)
标志选择位1
I
在主复位,这个输入以及FSEL0和
LD
引脚选择默认的偏移值可编程
FSEL1
FL AGS
PAE
和
PAF 。
可有多达8种可能的设置。
WCLK
写时钟
I
当启用
文,
WCLK的上升沿将数据写入到FIFO中,并偏移到可编程寄存器
对于并行编程,并且由使能时
SEN ,
WCLK的上升沿写入数据的一个比特进
可编程寄存器的串行编程。
文
写使能
I
文
使WCLK用于写入数据到FIFO存储器和偏移量寄存器。
RCLK
读时钟
I
当启用
任,
RCLK的上升沿从FIFO存储器和偏移量从可编程读取数据
寄存器。
任
读使能
I
任
使RCLK为从FIFO存储器中读出的数据和偏移量寄存器。
OE
OUTPUT ENABLE
I
OE
控制Q的输出阻抗
n.
SEN
串行启用
I
SEN
使可编程标志偏移串行加载。
LD
负载
I
这是一个双重目的的销。在主复位,的状态
LD
随着FSEL0和FSEL1投入,决定了
八个默认一个偏移值,用于
PAE
和
PAF
标志,以及该方法,通过它,这些偏移量寄存器可以
被编程,并行或串行(见表2)。主复位后,该引脚使写入和读取的
偏移寄存器。
FF / IR
全旗/
o在IDT标准模式下,
FF
功能被选择。
FF
表示是否输入准备不FIFO存储器
已满。在FWFT模式中,
IR
功能被选择。
IR
指示是否有可用空间用于写
到FIFO存储器。
EF /或
空旗/
o在IDT标准模式下,
EF
功能被选择。
EF
表示FIFO存储器是否为空。
输出就绪
在FWFT模式,则
OR
功能被选择。
OR
表示是否存在可用的输出有效数据。
PAF
可编程
O
PAF
变高,如果在FIFO存储器的分类单元的数目大于偏移米,它被存储在
几乎满标志
全偏移寄存器。
PAF
变低,如果在FIFO存储器的分类位置的数目小于或等于m 。
PAE
可编程
O
PAE
变低,如果字在FIFO存储器中的数小于偏移n,这个被存储在空的偏移
几乎空标志
注册。
PAE
变为高电平,如果字在FIFO存储器中的数是大于或等于偏移。
HF
半满标志
O
HF
表示FIFO存储器是否为多于或少于半满。
O数据输出为36- , 18-或9位的总线。当在18-位或9位模式下,未使用的输出引脚是一个不关心
Q
0
–Q
35
数据输出
状态。状态的输出不会承受5V的电压,无论
OE 。
注意:
1.输入主复位后,不应改变状态。
符号
D
0
–D
35
太太
名字
数据输入
主复位
5