位置:51电子网 » 技术资料 » 传感与控制

高速元器件(快逻辑、时钟振荡器等)应安放在紧靠边缘连接器范围内

发布时间:2019/2/3 16:37:11 访问次数:1261

   在插卡式PCB布置高速、中速和低速逻辑电路时,若所有的信号均要通过插槽与总线连接, MAX1459AAP+应按照方式排列元器件。高速元器件(快逻辑、时钟振荡器等)应安放在紧靠边缘连接器范围内,而低速逻辑和存储器应安放在远离连接器范围内,这样可使得高速走线保持最短,并对减小共阻抗耦合、辐射和骚扰都是有利的。

   了保证信号的正确传输,在进行EMC设计时,信号传输通道的带宽除了考 虑信号的基频外,还得考虑谐波因素,特别是数字电路,通常带宽取基频的十倍频 就足够了。但在进行高速数字电路处理时,还得考虑以下因素。时钟信号是解读数字信息的基础,时钟信号应该是稳定的且应具有标准波形和 严格的相位关系。时钟电路的EMC设计主要是保证在PCB走线上传输的时钟信号 不发生终端反射效应,基本上没有传输延迟,不对其他电路或元器件造成串扰。在 进行时钟电路的EMC设计之前,必须对时钟信号的频谱特性进行分析,保证传输 通道的足够带宽,同时做好传输通道的阻抗匹配,避免产生反射和驻波。

    对单板型PCB布置高速、中速和低速逻辑电路时,应将高速元器件放在板的中心位置,围绕高速元器件布置中速元器件,最外围布置低速元器件,这样可使得高速走线保持最短。


   高速PCB中的高速信号线及地线的走线阻抗不连续处会产生高速信号的反射和驻波,使得信号传输劣化,可采取以下措施避免其阻抗不连续性。

   (1)PCB走线宽度不要突变,以防止因此产生走线阻抗突变。

   (2)PCB走线不要突然拐角,否则会使拐角处的磁偶力矩增加和拐点处的传输阻抗不连续。

   在进行多层PCB的EMC设计时,要根据PCB的EMC设计电路进行。PCB的EMC设计电路与电路原理图的不同点主要是PCB的电路原理图没有考虑电路中元器件及PCB线条的分布参数,如分布电感、分布电容、分布互感、分布互电容及传输延迟等项,而这些参数恰恰是进行PCB的EMC设计电路的主要参数。

   在插卡式PCB布置高速、中速和低速逻辑电路时,若所有的信号均要通过插槽与总线连接, MAX1459AAP+应按照方式排列元器件。高速元器件(快逻辑、时钟振荡器等)应安放在紧靠边缘连接器范围内,而低速逻辑和存储器应安放在远离连接器范围内,这样可使得高速走线保持最短,并对减小共阻抗耦合、辐射和骚扰都是有利的。

   了保证信号的正确传输,在进行EMC设计时,信号传输通道的带宽除了考 虑信号的基频外,还得考虑谐波因素,特别是数字电路,通常带宽取基频的十倍频 就足够了。但在进行高速数字电路处理时,还得考虑以下因素。时钟信号是解读数字信息的基础,时钟信号应该是稳定的且应具有标准波形和 严格的相位关系。时钟电路的EMC设计主要是保证在PCB走线上传输的时钟信号 不发生终端反射效应,基本上没有传输延迟,不对其他电路或元器件造成串扰。在 进行时钟电路的EMC设计之前,必须对时钟信号的频谱特性进行分析,保证传输 通道的足够带宽,同时做好传输通道的阻抗匹配,避免产生反射和驻波。

    对单板型PCB布置高速、中速和低速逻辑电路时,应将高速元器件放在板的中心位置,围绕高速元器件布置中速元器件,最外围布置低速元器件,这样可使得高速走线保持最短。


   高速PCB中的高速信号线及地线的走线阻抗不连续处会产生高速信号的反射和驻波,使得信号传输劣化,可采取以下措施避免其阻抗不连续性。

   (1)PCB走线宽度不要突变,以防止因此产生走线阻抗突变。

   (2)PCB走线不要突然拐角,否则会使拐角处的磁偶力矩增加和拐点处的传输阻抗不连续。

   在进行多层PCB的EMC设计时,要根据PCB的EMC设计电路进行。PCB的EMC设计电路与电路原理图的不同点主要是PCB的电路原理图没有考虑电路中元器件及PCB线条的分布参数,如分布电感、分布电容、分布互感、分布互电容及传输延迟等项,而这些参数恰恰是进行PCB的EMC设计电路的主要参数。

热门点击

 

推荐技术资料

滑雪绕桩机器人
   本例是一款非常有趣,同时又有一定调试难度的玩法。EDE2116AB... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式