
2.5.12
EE信号
表29. EE针计时
数
65
66
注意事项:
1.
2.
特征
EE0 (输入)
EE1 (输出)
TYPE
异步
同步到核心时钟
民
4内核时钟周期
1核心时钟周期
核心时钟是SC140内核时钟。核心时钟和CLKOUT之间的比率的上电复位期间被配置。
请参阅
表1-4
在对EE引脚功能的详细信息第1-6页。
图27
显示的信号行为
EE
销。
65
EE0在
66
EE1了
图27. EE针计时
2.5.13
JTAG信号
表30. JTAG时序
号
700
701
702
特征
操作( 1 / TCK的频率(T
C
×
4);最高25 MHz的)
TCK周期时间
测量V TCK时钟脉冲宽度
M
= 1.6 V
=高
= LOW
TCK上升和下降时间
边界扫描输入数据建立时间
边界扫描输入数据保持时间
TCK低到数据输出有效
TCK低输出阻抗高
TMS,TDI数据建立时间
TMS , TDI数据保持时间
TCK低到TDO数据有效
TCK低到TDO高阻抗
TRST断言时间
TRST建立时间TCK低电平
所有的时序适用于一旦模块的数据传输,以及通过JTAG端口的任何其他传输。
所有
频率
民
0.0
40.0
20.0
16.0
0.0
5.0
20.0
0.0
0.0
5.0
20.0
0.0
0.0
100.0
30.0
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
最大
25
—
—
—
3.0
—
—
30.0
30.0
—
—
20.0
20.0
—
—
703
704
705
706
707
708
709
710
711
712
713
注意:
MSC8113三核数字信号处理器数据手册0
36
飞思卡尔半导体公司