
AD9522-0
通道分频器
输出的时钟频率
通道分频器输出静
通道分频器
输出的时钟频率
INPUT TO VCO分频器
1
输入到通道分频器
1
2
3
4
5
6
7
8
9
10
11
12
13
14
SYNC引脚
输出
通道分频器
14 15个循环的通道分频器输入+ 1个循环的VCO分频器输入
07219-073
图52.同步定时流水线延迟当VCO分压器用来-CLK或VCO输入
通道分频器
输出的时钟频率
通道分频器输出静
通道分频器
输出的时钟频率
INPUT TO CLK
1
输入到通道分频器
1
2
3
4
5
6
7
8
9
10
11
12
13
14
SYNC引脚
输出
通道分频器
14 15个循环的通道分频器输入+ 1个循环的CLK输入
图53.同步定时流水线延迟当VCO分频器不使用-CLK输入仅
LVDS输出驱动器
的AD9522输出驱动器可以被配置为一个
LVDS差分输出或作为对CMOS单端
输出。 LVDS输出允许可选择的输出电流
从 1.75毫安到 7毫安。
LVDS的输出极性可以被设定为同相或
倒相,这允许相对的调整
一个应用程序内的极性的输出,而不需要
电路板布局的变化。每个LVDS输出可以单独
关闭电源以节省电力。
3.5mA
OUT
OUT
3.5mA
图54. LVDS输出简化等效电路
3.5毫安典型电流源
第0版|第47页84
07219-134
07219-074