添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1824页 > AD9522-0 > AD9522-0 PDF资料 > AD9522-0 PDF资料1第48页
AD9522-0
CMOS输出驱动器
用户也可以分别配置为每个LVDS输出
对CMOS输出,其中24 CMOS输出提供了起来。
当输出配置为CMOS , CMOS输出A
和CMOS输出B将自动开启。对于给定的
差分对,无论是CMOS输出A或CMOS输出B
可以打开或关闭独立。用户也可以选择
在CMOS的相对极性输出用于任意组合
反相和同相(请参见寄存器0x0F0至寄存器0x0FB ) 。
根据需要保存用户可以关断各CMOS输出
力。 CMOS输出掉电单独控制
通过使CMOS输出寄存器( 0x0F0 [ 6:5 ]到0x0FB [ 6:5 ])。
该CMOS驱动器处于三态时断电。
VS_DRV
除了自清除位,第2位和第5位,寄存器0x000的
保留重置以前的值之前。内部复位期间,
在输出保持不变。这些位是自我清除。然而,该
自我清除操作没有完成,直到一个额外的
串口SCLK周期发生,而AD9520处于复位状态
直到出现这种情况。
软复位设置在EEPROM中,当EEPROM引脚= 0通过
串行端口
串行端口控制寄存器允许该芯片被复位到
在EEPROM中的设置时,通过0xB02 EEPROM引脚= 1 [1] 。
该位自动清零。该位没有任何效果时,
EEPROM引脚= 0。这需要约20 ms输出开始
在Soft_EEPROM寄存器后肘被清除。
掉电模式
芯片掉电通过PD
OUT1/
OUT1
07219-035
图55. CMOS等效输出电路
复位方式
该AD9522具有上电复位( POR)和其他几个
的方式来施加复位状态到芯片上。
该AD9522可放入休眠状态拉
在PD引脚为低电平。掉电关闭大部分的功能和
在AD9522内部的电流。该芯片将保持这种掉电
状态,直到PD被带回逻辑高电平。当取出的
掉电模式,在设置AD9522的回报编程
成其寄存器之前掉电,除非寄存器
通过新的编程,而PD引脚保持低电平改变。
断电的芯片关闭芯片上的电流。
因为这不是一个完全关断,它可以被称为
睡眠模式。该AD9522包含了特殊的电路,以防止
在输出欠幅脉冲,当芯片进入或退出
睡眠模式。
当AD9522处于PD断电,该芯片是在
以下状态:
PLL被关闭(异步关断) 。
压控振荡器处于关闭状态。
CLK输入缓冲器是关闭的,但在CLK输入端的直流偏置
电路上。
在差分模式中,基准输入缓冲器是关闭的,但
直流偏置电路还亮着。
在单端模式下,参考输入缓冲器关闭,
和直流偏置电路是关闭的。
所有分频器关闭。
所有CMOS输出处于三态。
所有的LVDS输出处于断电(高阻抗)
模式。
串行控制端口是活动的,并且芯片响应
命令。
上电复位
在芯片上电,上电复位脉冲发出时
VS达到2.6 V(下<2.8 V)和芯片恢复任一给
设定存储在EEPROM中(与EEPROM引脚= 1)或至
芯片上的设置(与EEPROM引脚= 0)。在上电,
该AD9522还执行SYNC操作,这带来了
输出的相位对齐按照默认设置。
输出驱动器在同步举行的持续时间
内部产生的电同步计时器( 70毫秒)。该
输出开始在此之后进行切换。
通过RESET引脚硬件复位
复位,硬复位(异步硬复位是通过执行
简单地拉动RESET低) ,恢复该芯片既可以设置
存储在EEPROM中( EEPROM引脚= 1)或片上
设置( EEPROM引脚= 0)。硬复位也会执行
同步操作,这将输出的相位对齐
根据默认设置。当EEPROM是无效的
( EEPROM引脚= 0)时,它需要约2微秒的输出,开始
复位后肘发出。当EEPROM被激活(
EEPROM引脚= 1)时,它需要约20 ms输出到后切换
RESET拉高。
通过串行端口软复位
串口控制寄存器允许软复位设置
第2位和第5位的寄存器0x000的。当第5位和第2位被置位,
芯片进入软复位模式并恢复芯片要么
存储在EEPROM中的设置( EEPROM引脚= 1),或向
片上设置( EEPROM引脚= 0) ,除了寄存器0x000的。
第0版|第48页84

深圳市碧威特网络技术有限公司