添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第376页 > ADC081500 > ADC081500 PDF资料 > ADC081500 PDF资料2第28页
ADC081500
输入时钟幅度高于中指定的转换器
电气特性可能会导致更多的输入失调
电压。这将导致转换器,以产生输出
码比预期128分之127其他当两个输入引脚
处于相同的电位。
2.4控制引脚
六个控制销(不使用串行接口的)提供
中的操作的广泛的可能性
ADC081500并促进其使用。这些控制引脚提供
满量程输入范围设置,校准,校准延迟,
输出边缘同步选择, LVDS输出电平
选择和断电功能。
2.4.1满量程输入范围设置
输入满量程范围可与FSR CON-选择
控制输入端(引脚14)在正常操作模式。下
指定为V
IN
在转换器的电气特性。在
在扩展控制模式下,输入满量程范围可以是
使用满量程电压调节寄存器进行编程。
参见2.2节以获取更多信息。
2.4.2自校准
该ADC081500自校准必须运行来实现光谱
后指定的性能。在校准过程时pow-运行
ER-并可以运行任何时间上的命令。校准
过程是完全相同的,是否有一个输入时钟
在通电时,或如果存在的话,时钟开始一段时间后
应用大国。该CalRun输出指标是高
而校准正在进行中。需要注意的是DCLK输出
在校准周期不活跃状态,因此它是不推荐
荐作为系统时钟。
2.4.2.1开机校准
开机校准的时间延迟之后开始后
应用大国。这个延时由所述确定
设置CalDly的,如在校准延迟见第描述
化,如下。
校准过程将不会如在CAL进行
引脚为高电平时开机。在这种情况下,校准周期将
后才开始命令响应的校准条件是
会见。该ADC081500将功能与CAL引脚保持高电平
上电时,却没有校准工作将和性能
会受到损害。手动标定,但是,可能是per-
与CAL引脚为高电平,上电后形成的。看到开 -
命令校准部分2.4.2.2 。
内部上电校准电路出现在非
已知逻辑状态。如果输入时钟没有在开机时运行
和校准电路的电源被激活,将举办
模拟电路中的功率下降,并且功耗
将典型地小于200毫瓦。功率消耗
时钟启动后就会正常。
2.4.2.2命令响应校准
要启动一个命令校准,使CAL引脚为高电平
为最小的t
CAL_H
后输入的时钟周期已经
低最小的t
CAL_L
输入时钟周期。持
在上电时CAL引脚为高电平可以防止执行权力─
上校准,直到在CAL引脚为低电平的最小
t
CAL_L
输入时钟周期,然后变为高电平为最小的
另一个牛逼
CAL_H
输入时钟周期。校准周期将
首先吨
CAL_H
输入时钟周期之后在CAL引脚从而
拉高。该CalRun信号进行监测, DE-
termine当校准周期已经完成。
最低牛逼
CAL_H
和T
CAL_L
输入时钟周期序列
须确保随机噪声不会引起
校准开始它是不希望的时候。正如上文??
www.national.com
28
2.4.2.2为了获得最佳性能,自校准工作必须
20秒更通电后形成的,反复
当操作温度变化显著AC-
根据事先定义的特定系统性能的要求。
ENOB略微下降为结温的升高和
执行新的自校准周期将基本消除
THE CHANGE 。
在上电校准周期, ADC和所述
输入终端电阻校准。由于ENOB变化
略具结温,一间校准命令
灰可以被执行以使在所述ADC的性能
线。
2.4.2.3校准延迟
该CalDly输入(引脚127)用于选择两个延迟1
功率施加到校准开始后时间,
如第1.1.1节所述。校准延迟值
让电源上来,卡利之前稳定
bration发生。没有延迟或延迟不足,卡利
bration会开始之前,供电稳定在
在非最佳校准coef-其工作的价值和成果
,盐湖。如果PD引脚上电时高,校准
延迟计数器将被禁用,直到PD引脚变为低电平。
因此,持有PD引脚为高电平时开机将进一步
延迟电校准周期的开始。最好的
该CalDly销的设置取决于电沉降
电源的时间。
请注意,校准延迟选择是不可能的,在
扩展控制模式和短延时时间被使用。
2.4.3输出边缘同步
DCLK信号可以帮助锁存器输出
数据到外部电路。输出数据可以被同步
认列与这些DCLK信号的边沿。即,在
输出数据转换可被设置为发生任何的上升
边缘或DCLK信号的下降沿,使任一
该DCLK信号的边缘可被用于锁存输出数据
到接收电路。
当OutEdge (引脚4)为高电平时,输出数据被同步
有(有改动)的DCLK + (引脚82 )的上升沿。
当OutEdge为低电平时,输出数据与同步
DCLK +的下降沿。
在非常高的速度,其中的ADC081500能,
在DCLK和数据线的长度略有差别
可以意味着成功和错误之间的差
数据采集。该OutEdge销用于捕获的数据
DCLK边缘最适合的应用电路和布局。
2.4.4 LVDS输出电平控制
的输出电平可设置为两级带OUTV 1
( 3脚) 。输出驱动器的强度大于与OUTV
高。与OUTV低有在耗电少
输出驱动器,但较低的输出电平是指降低
抗干扰能力。
对于短LVDS线和低噪音系统,满意的per-
formance可以实现与OUTV输入低。如果LVDS
线长和/或系统,其中所述ADC081500是
使用的是喧闹的,可能有必要扳平OUTV引脚为高电平。
2.4.5关机功能
掉电引脚( PD )暂停设备操作和
放ADC081500到最低功耗状态。
请参见1.1.7节关于掉电功能的详细信息。
该数字数据(+/-)输出引脚被置于高阻抗
状态时, PD引脚为高电平。在返回到正常操作

深圳市碧威特网络技术有限公司