
电气特性
2.5.3
复位时序
该MSC7118器件具有多个输入到复位逻辑。所有MSC7118复位源被馈送到复位控制器,其
需要根据不同的复位源的不同的动作。复位状态寄存器表示最近的消息引起
一个复位。
表14
描述复位源。
表14.复位源
名字
上电复位
( PORESET )
方向
输入
描述
启动上电复位流重置的MSC7118和配置的各种属性
MSC7118 。在PORESET ,整个MSC7118器件复位。软件锁相环和DLL状态被重置,
HRESET被驱动时, SC1400延伸铁心复位,和系统配置进行采样。该
系统被配置成仅当PORESET被断言。
启动硬复位流构成所述MSC7118的各种属性。虽然HRESET是
断言, HRESET是一个开漏输出。当硬复位, HRESET被驱动, SC1400
延伸的核心复位。
当MSC7118看门狗计数达到零,一个软件看门狗复位信号。该
启动软件看门狗事件,然后生成一个内部硬复位序列。
当MSC7118总线监视器计数达到零,总线监视器硬复位有效。该
启用总线监控事件,然后生成一个内部硬复位序列。
当一个测试访问端口( TAP)的执行EXTEST , CLAMP ,或HIGHZ命令时, TAP逻辑
断言,产生内部软复位序列内部复位信号。
外置硬盘
复位( HRESET )
输入/输出
软件
看门狗复位
公交车监控
RESET
JTAG EXTEST ,
CLAMP ,或
HIGHZ命令
国内
国内
国内
表15
总结了发生由于不同的复位源造成的复位动作。
表15.复位操作对于每个复位源
上电复位
( PORESET )
复位动作/复位源
只有外部
硬复位
( HRESET )
外部或
内部(软件
看门狗或公交
监视器)
No
软复位
( SRESET )
JTAG命令:
EXTEST , CLAMP ,
或HIGHZ
No
配置引脚采样(参见
第2.5.3.1
为
详细说明) 。
PLL和时钟合成状态复位
HRESET驱动
软件看门狗和总线超时监控寄存器
时钟合成模块( STOPCTRL , HLTREQ和
HLTACK )复位
扩展磁芯复位
外围模块复位
是的
是的
是的
是的
是的
No
是的
是的
是的
No
No
是的
是的
是的
是的
是的
是的
是的
是的
2.5.3.1
上电复位( PORESET )引脚
主张
PORESET
启动上电复位流程。
PORESET
必须从外部确认到少16
CLKIN
周期后
外部电源, MSC7118达到至少三分之二
V
DD
.
MSC7118低成本的16位DSP与DDR控制器数据手册,第7
24
飞思卡尔半导体公司