
CY7C1484V33
CY7C1485V33
真值表
下面是真值表的CY7C1484V33 / CY7C1485V33 。
[3, 4, 5, 6, 7]
手术
取消循环,掉电
取消循环,掉电
取消循环,掉电
取消循环,掉电
取消循环,掉电
睡眠模式,省电
读周期,开始突发
读周期,开始突发
写周期,开始突发
读周期,开始突发
读周期,开始突发
读周期,继续突发
读周期,继续突发
读周期,继续突发
读周期,继续突发
写周期,继续突发
写周期,继续突发
读周期,暂停突发
读周期,暂停突发
读周期,暂停突发
读周期,暂停突发
写周期,暂停突发
写周期,暂停突发
添加。二手
无
无
无
无
无
无
外
外
外
外
外
NEXT
NEXT
NEXT
NEXT
NEXT
NEXT
当前
当前
当前
当前
当前
当前
CE
1
H
L
L
L
L
X
L
L
L
L
L
X
X
H
H
X
H
X
X
H
H
X
H
CE
2
X
L
X
L
X
X
H
H
H
H
H
X
X
X
X
X
X
X
X
X
X
X
X
CE
3
X
X
H
X
H
X
L
L
L
L
L
X
X
X
X
X
X
X
X
X
X
X
X
ZZ
L
L
L
L
L
H
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
ADSP
X
L
L
H
H
X
L
L
H
H
H
H
H
X
X
H
X
H
H
X
X
H
X
ADSC
L
X
X
L
L
X
X
X
L
L
L
H
H
H
H
H
H
H
H
H
H
H
H
ADV
X
X
X
X
X
X
X
X
X
X
X
L
L
L
L
L
L
H
H
H
H
H
H
写OE CLK
X
X
X
X
X
X
X
X
L
H
H
H
H
H
H
L
L
H
H
H
H
L
L
X
X
X
X
X
X
L
H
X
L
H
L
H
L
H
X
X
L
H
L
H
X
X
DQ
L-H三州
L-H三州
L-H三州
L-H三州
L-H三州
X
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
三州
Q
D
Q
Q
Q
D
D
Q
Q
D
D
L-H三州
L-H三州
L-H三州
L-H三州
L-H三州
L-H三州
笔记
3, X =不关心, H =逻辑高电平,L =逻辑低电平。
4.写= L时,任何一个或多个字节写使能信号, BWE = L或GW = L WRITE = H ,当所有字节写使能信号, BWE , GW = H。
5. DQ管脚由当前周期和所述参考信号的控制。 OE是异步的,并且不采样的时钟。
6. SRAM总是启动时ADSP是断言一个读周期,无论GW , BWE ,或BW的状态
X
。写入只能发生后,随后的时钟
在ADSP或ADSC的说法。其结果是,参考必须的写周期开始时,使输出为三态之前被驱动为高电平。 OE是一个不
关心的写周期的其余部分。
7. OE是异步的,并且不采样与时钟的上升。它是在写周期内屏蔽。在读周期中的所有数据位为三态时, OE是
处于非活动状态,或当装置被取消,并且所有的数据位表现为输出时OE为有效(低电平) 。
文件编号: 38-05285牧师* G
第8页26
[+ ]反馈