
Z
ILOG
M
ICROPROCESSOR
DRAM刷新
在Z380 MPU能够提供刷新的交易
到具有内部刷新地址动态存储器
计数器。用户可以选择的频率刷新的请求
应到Z80 MPU的外部接口逻辑,
以及突发大小(刷新的事务数)
对于每个请求的迭代。外部接口逻辑
通过执行刷新交易授予这些请求
与上/ TREFR , / TREFA CAS先于RAS的时间和
/ TREFC总线控制信号。在这些交易中, / BHEN ,
/ BLEN和用户指定的芯片选择信号( S)的
积极推动以方便刷新所有的DRAM模块
同时。用户还可以指定T1 , T2和T3
等待被插入。需要注意的是Z380 MPU不能
提供刷新的交易时,它放弃了系
统总线,以其/ BREQ输入有效。在这种情况下,
错过了刷新请求的数目被累积在一
计数器,并且当与Z80微处理器重新获得系统总线
错过的刷新数据将被执行。
刷新寄存器1
MR7-MR0
(未接请求数) 。
此计数递增
发言: 1 ,当一个刷新请求时,最大
255刷新请求超过最大值值
将丢失。当Z380 MPU的外部接口
逻辑完成每个突发刷新的交易中,
1。用户数递减可以读取计数状态,
并在必要时采取纠正措施,如调整
突发大小。当刷新功能是禁用的,这算
被保持在0 。
RFSHR1 : 00000014H
只有
7
MR7 MR6 MR5 MR4 MR3 MR2 MR1 MR0
0
0
0
0
0
0
0
0
& LT ; - 复位值
错过的请求
算
0
刷新寄存器0
RI7-RI0
(请求的时间间隔) 。
RI7 - RI0定义的时间间隔
刷新请求到Z380 MPU的外部之间
接口逻辑。在此字段中指定的值, n表示
请求的时间间隔是( 4× n)的BUSCLK周期。如果RI7 , RI0
被编程为0时,该请求的时间间隔为1024 BUSCLK
周期。
RFSHR0 : 00000013H
读/写
7
RI7
0
RI6
0
RI5
0
RI4
0
RI3
0
RI2
0
RI1
0
RI0
0
& LT ; - 复位值
请求间隔
0
图48.刷新寄存器1
图47.刷新寄存器0
PS010001-0301