
Z
ILOG
M
ICROPROCESSOR
内存芯片选择和等待主
控制
内存芯片选择及其相关的等待
启用或禁用写入单个寄存器DE-
刻划在以下几点:
MSMER : 00000010H
读/写
7
ENLM ENUM ENM1 ENM2
1
1
0
0
--
0
--
0
--
0
内存选择主允许寄存器
用户可以设置或该寄存器复位所需的比特7-4
不修改的剩余位的状态,与
SR位定义设置或复位功能。
0
SR
0
& LT ; - 复位值
设置复位控制
版权所有
启用中档存储芯片
选择方案2和等待
启用中档存储芯片
选择方案1和等待
启用高端内存芯片
选择与等待
启用低内存芯片
选择与等待
图46.记忆大师选择使能寄存器
ENLM
(启用低内存芯片选择和等待) 。
这
逻辑1位使能/ LMCS信号有效启动
在存储器事务中的T1周期时间访问
低的存储器区域。相关程序等待
状态被自动插入到该事务。
ENUM
(启用高端内存芯片选择和等待) 。
该位为逻辑1允许/ UMCS信号有效
起始于一个存储器事务的T1周期时间访问 -
荷兰国际集团的高端内存区域。相关的编程
等待状态被自动插入到该事务。
ENM1
(启用中档内存芯片选择方案1
并等待) 。
该位为逻辑1使能/ MCS3-之一
/ MCS0去主动开始在记忆中的T1周期时间
交易,这取决于所述中间范围的存储器的
区域3-0被访问。相应的亲
编程等待状态的自动插入
交易。
ENM2
(启用中档内存芯片选择方案2
并等待) 。
该位为逻辑1允许/ MCS0去
活性的起始处的存储器事务的T1周期时间
访问所述中间范围的存储器区域。在相应
荷兰国际集团设定的等待状态中自动插入
该事务。
保留位3-1 。
读为0 ,应该写为0。
SR
(置位控制) 。
当写入内存
选择主使能寄存器与SR = 1 ,位7-4
被选择与逻辑1设置。当与写作
被选择与逻辑1 SR = 0 ,位7-4被清除。
在这两种情况下,未选择的位不会被修改。该
SR位总是读为逻辑0 。
补充意见。
在任一芯片选择方案中,如果
片选和等待功能被启用,或者其
存储区域被定义为引起重叠的prece-
解决冲突的置信是/ LMCS ,那么/ UMCS ,然后
/ MCS3- / MCS0 。作为一个例子,考虑的情况下
两个下部和中间范围内存区域0定义
占用相同的地址空间。与ENLM = 1在
内存选择主允许寄存器( ENM1可以
是0或1) , / LMCS变为有效,在存储器
事务访问重叠的地址空间。
随着ENLM = 0和ENM1 = 1 / MCS0会去积极
交易代替。不管状态
地址总线,芯片选择信号处于其inac-
略去逻辑1时,相应的使能位
内存选择主允许寄存器( MSMER )是在
逻辑0 ,除了在DRAM刷新交易若然
启用或Z380主控板CPU处于停止状态,除
DRAM的刷新期间交易若有执行,或者
Z380的MPU放弃对系统总线与其/ BREQ
输入活动或Z380 MPU是在低功耗待机
模式。
PS010001-0301