
A3984
DMOS细分驱动器与翻译
t
A
t
B
步
t
C
MS1,MS2 ,
复位或DIR
t
D
持续时间
STEP最低,高脉冲宽度
STEP最低,低脉冲宽度
建立时间,输入变化到STEP
保持时间,输入变化到STEP
图1.逻辑接口时序图
符号
t
A
t
B
t
C
t
D
典型值。
1
1
200
200
单位
μs
μs
ns
ns
表1.微步分辨率真值表
MS1
L
H
L
H
MS2
L
L
H
H
微步分辨率
整步
半步
季步
第十六步
激励模式
2阶段
1-2相
W1-2相
4W1-2阶段
26184.30A
Allegro MicroSystems公司
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
www.allegromicro.com
5