添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1064页 > ADIS16204/PCBZ > ADIS16204/PCBZ PDF资料 > ADIS16204/PCBZ PDF资料1第16页
ADIS16204
表13. YACCL_SCALE寄存器定义
地址
0x17, 0x16
1
2
规模
0.0488%
1
默认
0x0800
2
格式
二进制
ACCESS
读/写
比例是每LSB的重量。
等于1的比例因子。
表14.校准寄存器位说明
15:12
11:0
描述
未使用
数据位
将采样率设置也会影响功耗。
当采样率设置为低于1024 SPS ,电源
耗散通常减少了68%的因子。两
不同的操作模式提供了系统级权衡
性能(采样率,串行传输速率)和间
功耗。
电源管理
除了提供两种不同的表现模式
功率优化, ADIS16204提供一个可编程
关闭期间。编写适当的睡眠时间到
SLP_CNT注册关闭设备下指定
时间。下面的例子提供了这样的一个例证
关系:
B7
B0
= 00000110
休眠期
= 3秒
在完成睡眠周期后,将ADIS16204返回到
正常操作。
表17. SLP_CNT寄存器定义
地址
0x3B , 0x3A的
1
操作控制
内部采样率
内部采样率定义数据输出频率变量
被更新时,独立的速率在它们被读出的
在SPI端口。该SMPL_PRD寄存器控制ADIS16204
内部采样率,并有两部分:一个可选择的时基和
事半功倍。以下关系产生采样率:
T
S
=
T
B
× (N
S
+ 1)
B
其中:
T
S
是采样周期。
T
B
是时基。
N
S
为增量设定。
B
规模
1
0.5秒
默认
0x0000
格式
二进制
ACCESS
W表示只
比例是每LSB的重量。
默认值是最大值4096的SPS ,并且内容
该寄存器是非易失性的。
表15. SMPL_PRD寄存器定义
地址
0x37, 0x36
默认
0x0001
格式
不适用
ACCESS
读/写
表18. SLP_CNT位说明
15:8
7:0
描述
未使用
数据位
辅助DAC
辅助DAC提供了一个12位的电平调节功能。
该AUX_DAC寄存器控制该功能的操作。
它提供了一个轨到轨输出缓冲有一个范围为0 V
2.5 V的DAC可以在5毫伏的驱动其输出
当它不吸收电流接地参考。作为输出
接近地面时,线性度开始降低(100 LSB的
始点)。作为接收器的电流增加时,非线性
范围增大。 DAC输出锁存功能,包含在
命令寄存器,可提供连续操作,而
写入该寄存器的每一个字节。该寄存器的内容
是易失性的,这意味着所需的输出电平必须
每次复位和电源周期事件之后。
表19. AUX_DAC寄存器定义
地址
0x31, 0x30
1
表16. SMPL_PRD位说明
15:8
7
6:0
描述
未使用
时基
0 = 122.07微秒,1 = 3.784毫秒
倍增器
下面是一个例子计算的采样周期
ADIS16204 :
If
SMPL_PRD
= 0x0007,
B7
B0
= 00000111
B7
= 0 →
T
B
= 122.07 μs
B
B6…B0
= 000000111 →
N
S
= 7
T
S
=
T
B
× (N
S
+ 1) = 122.07 μs × (7 + 1) = 976.56 μs
B
f
S
= 1∕T
S
= 1024 SPS
采样率设置对SPI数据产生直接的影响
率的能力。对于1024 SPS的采样率以上, SPI
SCLK可以在一个速率高达2.5 MHz的运行。对于下面的采样率
1024 SPS时,SPI SCLK可以在速率高达1 MHz的运行。
规模
1
0.6105毫伏
默认
0x0000
格式
二进制
ACCESS
读/写
比例是每LSB的重量。在这种情况下,它表示代码4095以上
2.5 V的范围内进行输出电压。
表20. AUX_DAC位说明
15:12
11:0
描述
未使用
数据位
第0版|第16页24

深圳市碧威特网络技术有限公司