位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第375页 > M5M4V64S30ATP-10L > M5M4V64S30ATP-10L PDF资料 > M5M4V64S30ATP-10L PDF资料1第22页

三菱的LSI
SDRAM ( Rev.1.3 )
Mar'98
M5M4V64S30ATP -8A , -8L , -8 , -10L , -10
64M ( 4 - X银行2097152 -字×8位)同步DRAM
[写了写打断]
突发写操作可以通过新的银行的写操作被中断。随机列允许访问。
写入写入间隔至少1个CLK 。
写了写中断( BL = 4 )
CLK
命令
A0-9
A10
A11
BA0,1
DQ
00
Dai0
00
Daj0
Daj1
10
00
Dal1
Dal2
Dal3
写写
Yi
0
Yj
0
写
Yk
0
写
Yl
0
Dbk0 Dbk1 Dbk2 Dal0
[写由打断阅读]
猝发写操作可通过相同的或其他的银行读取被中断。列随机访问
允许的。写读间隔至少1个CLK 。 DQ上的输入数据在中断读
周期"don't care" 。
通过写读( BL = 4 , CL = 3 )中断
CLK
命令
A0-9
A10
A11
BA0,1
DQM
DQ
Dai0
Qaj0 Qaj1
Dbk0 Dbk1
Qal0
00
00
10
00
READ WRITE
Yi
0
Yj
0
写
Yk
0
读
Yl
0
三菱电机
22