位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第375页 > M5M4V64S30ATP-10L > M5M4V64S30ATP-10L PDF资料 > M5M4V64S30ATP-10L PDF资料1第19页

三菱的LSI
SDRAM ( Rev.1.3 )
Mar'98
M5M4V64S30ATP -8A , -8L , -8 , -10L , -10
64M ( 4 - X银行2097152 -字×8位)同步DRAM
突发中断
[阅读打断阅读]
突发读操作可以通过任何银行的新的读取中断。随机列允许访问。
读来读间隔至少1个CLK 。
读取读取( BL = 4 , CL = 3 )中断
CLK
命令
A0-9
A10
A11
BA0,1
DQ
00
00
10
Qai0 Qaj0
01
Qaj1 Qbk0 Qbk1 Qbk2
Qal0
Qal1 Qal2 Qal3
阅读阅读
Yi
0
Yj
0
读
Yk
0
读
Yl
0
[阅读打断写入]
突发读操作可以通过任何银行的写入中断。随机列允许访问。在这
情况下,该DQ应适当地使用DQM以防止总线争用的控制。输出
在经过1个周期写断言自动禁用。
阅读打断写( BL = 4 , CL = 3 )
CLK
命令
A0-9
A10
A11
BA0,1
DQM
Q
D
Qai0
Daj0
Daj1
Daj2
Daj3
00
00
读
Yi
0
写
Yj
0
DQM控制写控制
三菱电机
19