
XC4000 , XC4000A , XC4000H逻辑单元阵列家族
从串模式
TO DIN可选
具有从属LCA器件
相同的配置
到CCLK可选
具有从属LCA器件
相同的配置
到CCLK可选
菊花链式LCA设备使用
不同的配置
DOUT
HDC
最不发达国家
XC4000
TO DIN可选
菊花链式LCA器件
不同配置
+5 V
M0
微
电脑
STRB
D0
D1
I / O
PORT
D2
D3
D4
D5
D6
D7
RESET
INIT
DONE
+5 V
CCLK
DIN
M1
M2
其他
I / O引脚
节目
在从串行模式下,外部信号驱动CCLK
LCA的装置(S )输入(S ) 。串行配置
比特流必须是可用的,在引线的DIN输入
LCA的装置中的各上升CCLK的前一个短的建立时间
边缘。然后,铅LCA设备提出了序言
数据(以及溢出引线装置中的所有数据),它的
DOUT引脚。
有0.5的CCLK周期,内部延迟哪
也就是说DOUT在下降CCLK边缘的变化,以及
下一个LCA装置,在菊花链上接受的数据
随后上升CCLK边缘。
如何推迟CON组fi guration上电后
有两种方法后加电延迟配置
达:将在程序的输入逻辑低或拉
双向INIT引脚为低电平,采用集电极开路(开路
漏)驱动程序。 (参见图20第2-29页。 )
低导程序输入是比较激进的AP-
proach ,并建议在电源崛起
时间过长或定义不清。只要程序
低, XC4000器件不断清除其配置
内存。当程序变高时, CON组fi guration
存储器清零一次,接着begin-
对CON组fi guration宁,提供的INIT输入不克斯特
应受举行低。需要注意的是低的程序输入
自动强制低的INIT输出。
采用集电极开路或漏极开路驱动器来保存INIT
低结构的开始之前,使LCA
设备等待后,已经完成了配置
内存清除操作。当INIT不再持有低
外,该设备决定了它的配置模式
通过捕捉其状态输入,并准备开始
配置过程。主设备等待一个额外的
最大250
s
要确保在所有可能的奴隶
菊花链已经看到INIT为高。
2-34
X3393