位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第88页 > HYB25D256800CC-5 > HYB25D256800CC-5 PDF资料 > HYB25D256800CC-5 PDF资料1第46页

HYB25D256[16/40/80]0C[E/C/F/T](L)
256 Mbit的双数据速率SDRAM
功能说明
最大DQSS
T1
CK
CK
命令
地址
写
BAA ,列B
T2
T3
T4
T5
写
BAA , COL X
写
BAA , COL
写
BAA , COL一
写
BAA , COL克
t
DQSS
(最大)
的DQ
DQ
DM
DI -B
DI -B '
DI A-X
DI一个- x'的
DI -N
DI -N '
DI A-A
DI的a-a '
最低DQSS
T1
CK
CK
命令
地址
写
BAA ,列B
T2
T3
T4
T5
写
BAA , COL X
写
BAA , COL
写
BAA , COL一
写
BAA , COL克
t
DQSS
(分钟)
的DQ
DQ
DM
DI -B
DI -B '
DI A-X
DI一个- x'的
DI -N
DI -N '
DI A-A
DI的a-a '
DI -G
DI A-B,在银行一,列b ,等等,等等=数据
b位,等等=奇数或偶数补体B等(即,列地址的LSB反转)。
每一个写命令可能是任何一家银行。
不在乎
图21
随机写入周期(突发长度= 2 , 4或8 )
数据表
46
修订版1.6 , 2004-12