
ADV7330
CLKIN
t
9
t
10
00
00
XY
Cb0*
Y0
Cr0
Y1
Y7–Y0
3FF
t
12
t
11
t
11
t
12
t
13
控制
输出
HSYNC_O / P
VSYNC_O / P
BLANK_O / P
t
14
t
9
=时钟高电平时间
t
10
=时钟低电平时间
t
11
=数据建立时间
t
12
=数据保持时间
*Y0,
CB,序列PER子地址01H位1
图3 PS 4:2: 2 1
×
8位交叉在27 MHz的EAV / SAV输入模式(输入模式100 )
CLKIN
t
9
控制
输入
HSYNC_I / P
VSYNC_I / P
BLANK_I / P
Y7–Y0
Cb0
t
10
Y0
Cr2
Y1
Cbxxx
Cbxxx
t
11
控制
输出
HSYNC_O / P
VSYNC_O / P
BLANK_O / P
t
12
t
13
t
14
t
9
=时钟高电平时间
t
10
=时钟低电平时间
t
11
=数据建立时间
t
12
=数据保持时间
图4. PS 4:2: 2 1
×
8位交叉在54 MHz的水平同步/垂直同步I / P模式(输入模式011 )
CLKIN
t
9
t
10
00
00
XY
Cb0
Y0
Cr0
Y1
Y7–Y0
3FF
t
12
t
11
控制
输出
t
13
t
14
t
9
=时钟高电平时间
t
10
=时钟低电平时间
t
11
=数据建立时间
t
12
=数据保持时间
图5的PS 4:2: 2 1
×
8位交叉在54 MHz的EAV / SAV输入模式(输入模式011 )
–8–
版本B