V104
10 B
IT
LVDS
ECEIVER FOR
V
IDEO
概述
在V104 10位LVDS接收器的视频设计
支持显示器之间的视频数据传输
引擎和视频处理引擎为电视
而投影机的应用。在V104支持最多
等离子,背投,前WXGA分辨率
投影, CRT和LCD的应用。
的V104转换6 LVDS(低压
差分信号传输)的视频数据流对35
CMOS / TTL数据比特与一个上升或下降沿的时钟。
时钟边沿选择是使用一个执行
专用引脚。
与V103发射器相结合, V104可以
连同5位的发送每色( R,G, B)的10位
控制和定时数据( HSYNC , VSYNC , DE , CNTL1 ,
CNTL2 )通过低EMI ,低总线宽度连接
包括连接器和标准的LVDS电缆。
初步
特点
引脚&功能与THC63LVD104A兼容
广像素时钟范围: 8 - 90 MHz的
支持的分辨率从480P到WXGA
内部PLL无需外部环路滤波器
为TTL对准可选的时钟边沿选择
掉电模式
3.3V单电源供电
低功耗CMOS设计
64引脚TQFP无铅封装
框图
LVDS输入
RA +/-
7
CMOS / TTL输出
7
RA6-RA0
RB6-RB0
RC6-RC0
RD6-RD0
RE6-RE0
CLKOUT
RB +/-
RC +/-
RD +/-
RE +/-
RCLK +/-
( 8到90兆赫)
串行
并行
7
7
7
PLL
CMOS / TTL输入
TEST
PD
OE
R / F
V104数据表
1
1/12/05
修订版1.6
我ntegrated ircuit S ystems 5 2 5 R王牌海峡EET ,S的 OSE , CA 9 51 2 6 电话:( 4 0 8 ) 2 7月9日至2月1日0 1 WW无线CST。 C 0米
V104
10 B
IT
LVDS
ECEIVER FOR
V
IDEO
初步
引脚分配
PVCC
保护地
RE +
重
RD +
RD-
LGND
RCLK +
RCLK-
RC +
RC-
LVCC
RB +
RB-
RA +
岭
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
引脚说明
针
数
50, 49
52, 51
55, 54
60, 59
62, 61
57, 56
40, 41, 42, 43,
45, 46, 47
32, 33, 34, 35,
36, 38, 39
22, 24, 25, 26,
27, 28, 29
14, 15, 17, 18,
19, 20, 21
针
名字
RA + , RA-
RB + , RB-
RC + , RC-
RD + , RD-
RE + ,重
RCLK + , RCLK-
RA6 RA0
RB6 RB0
RC6 RC0
RD6 RD0
PIN TYPE
LVDS IN
LVDS IN
LVDS IN
LVDS IN
LVDS IN
LVDS IN
OUT
OUT
OUT
OUT
LVDS数据在
LVDS数据在
LVDS数据在
LVDS数据在
LVDS数据在
LVDS时钟输入
CMOS / TTL数据输出
CMOS / TTL数据输出
CMOS / TTL数据输出
CMOS / TTL数据输出
V104数据表
RD4
RD3
RD2
RD1
RD0
RC6
VCC
RC5
RC4
RC3
RC2
RC1
RC0
GND
CLKOUT
RB6
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
GND
TEST
PD
OE
R / F
RE6
RE5
RE4
VCC
RE3
RE2
RE1
RE0
RD6
RD5
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64引脚TQFP
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
VCC
RA0
RA1
RA2
GND
RA3
RA4
RA5
RA6
RB0
RB1
VCC
RB2
RB3
RB4
RB5
引脚说明
2
1/12/05
修订版1.6
我ntegrated ircuit S ystems 5 2 5 R王牌海峡EET ,S的 OSE , CA 9 51 2 6 电话:( 4 0 8 ) 2 7月9日至2月1日0 1 WW无线CST。 C 0米
V104
10 B
IT
LVDS
ECEIVER FOR
V
IDEO
针
数
6, 7, 8, 10, 11,
12, 13
2
3
4
5
9, 23, 37, 48
31
1, 16, 30, 44
53
58
64
63
初步
针
名字
RE6 RE0
TEST
PD
OE
R / F
VCC
CLKOUT
GND
LVCC
LGND
PVCC
保护地
PIN TYPE
OUT
IN
IN
IN
IN
动力
OUT
地
动力
地
动力
地
CMOS / TTL数据输出。
未使用。平手低。
引脚说明
高:正常运行; LOW :掉电(所有输出为“L ”)。
高:输出使能(正常工作) ; LOW :输出禁止(所有输出
高阻抗) 。
输出时钟触发沿选择。高:上升沿;低:下降沿。
电源引脚的TTL输出和数字电路。
时钟输出。
接地引脚为TTL输出和数字电路。
电源引脚用于LVDS输入。
接地引脚用于LVDS输入。
电源引脚PLL电路。
接地引脚的PLL电路。
PD
0
0
0
0
1
1
1
1
R / F
0
0
1
1
0
0
1
1
OE
0
1
0
1
0
1
0
1
数据输出( RXN )
高阻抗
所有0
高阻抗
所有0
高阻抗
数据输出
高阻抗
数据输出
CLKOUT
高阻抗
固定低
高阻抗
固定低
高阻抗
锁存下降沿输出数据
高阻抗
锁存上升沿输出数据
** RXN
X = A, B,C , D,E
n = 0, 1, 2, 3, 4, 5, 6
V104数据表
3
1/12/05
修订版1.6
我ntegrated ircuit S ystems 5 2 5 R王牌海峡EET ,S的 OSE , CA 9 51 2 6 电话:( 4 0 8 ) 2 7月9日至2月1日0 1 WW无线CST。 C 0米
V104
10 B
IT
LVDS
ECEIVER FOR
V
IDEO
初步
外部元件
在V104无需外部元件。
绝对最大额定值
上面讲下面列出的收视率可能会导致对V104的永久性损坏。这些评价,其中
对于ICS商业额定零件标准值,只是应力额定值。的功能操作
器件在这些或以上的任何其他条件的业务部门所标明
规格是不是暗示。暴露在绝对最大额定值条件下长时间可以
影响产品的可靠性。电气参数只能在推荐工作保障
温度范围。
项
电源电压VCC
CMOS / TTL输入电压
CMOS / TTL输出电压
LVDS接收器输入电压
输出电流
储存温度
结温
焊接温度( 10秒)
最大功率耗散@ + 25°C
0.3 V至4.0 V
-0.3 V至VCC + 0.3 V
-0.3 V至VCC + 0.3 V
-0.3 V至VCC + 0.3 V
-30 mA至30毫安
-55到+ 125°C
125°C
260°C
1.0 W
等级
推荐工作条件
参数
工作环境温度
电源电压(相对于GND测量)
分钟。
0
+3.0
典型值。
马克斯。
+70
+3.6
单位
°C
V
V104数据表
4
1/12/05
修订版1.6
我ntegrated ircuit S ystems 5 2 5 R王牌海峡EET ,S的 OSE , CA 9 51 2 6 电话:( 4 0 8 ) 2 7月9日至2月1日0 1 WW无线CST。 C 0米
V104
10 B
IT
LVDS
ECEIVER FOR
V
IDEO
初步
电气特性
VDD = 3.3V ± 10 % ,
环境温度0 + 70°C
参数
CMOS / TTL DC规格
输入高电压
输入低电压
输出高电压
输出低电压
输入电流
LVDS接收器DC规格
差分输入高阈值
差分输入阈值低
输入电流
V
TH
V
TL
I
INL
V
OC
= 1.2 V
V
OC
= 1.2 V
V
IN
= 2.4 V / 0V
V
IN
= 3.6 V
-100
±20
100
mV
mV
A
V
IH
V
IL
V
OH
V
OL
I
INC。
I
OH
= -4毫安(数据)
I
OH
= -8毫安(时钟)
I
OH
= -4毫安(数据)
I
OH
= -8毫安(时钟)
0V<VIN<VCC
2.00
GND
2.4
0.4
±10
VCC
0.80
V
V
V
V
A
符号
条件
分钟。
典型值。
马克斯。
单位
参数
电源电流
接收器电源电流(灰度
模式)
接收器电源电流(检查
模式)
接收器掉电电源电流
符号
I
RCCG
I
RCCW
I
农村信用社
条件
f
CLKOUT
= 90 MHz的
f
CLKOUT
= 90 MHz的
PD = L
C
L
= 8 PF,
V
CC
= 3.3 V
C
L
= 8 PF,
V
CC
= 3.3 V
典型值。
70
112
马克斯。
单位
mA
mA
10
A
V104数据表
5
1/12/05
修订版1.6
我ntegrated ircuit S ystems 5 2 5 R王牌海峡EET ,S的 OSE , CA 9 51 2 6 电话:( 4 0 8 ) 2 7月9日至2月1日0 1 WW无线CST。 C 0米