NJU8721
初步
D类耳机放大器的数字音频
!
概述
该
NJU8721
是D类耳机放大器
th
设有6
Σ
调制。
它包括数字
衰减器,静音和去加重电路。
It
数字源输入转换为PWM信号输出
这是转换为模拟输出的PWM信号
信号和简单的外部LC滤波器。该
NJU8721
实现非常高的功率效率的D类
操作。因此,它适合于便携式音频
置等。
!
包装外形
NJU8721V
!
特点
#
立体声耳机功率放大器
: 50毫瓦+ 50mW的
#
六阶32F
S
过采样
Σ
& PWM
#
内部8F
S
过取样数字滤波器
#
采样频率: 96kHz的(最大)
#
去加重
:为32kHz , 44.1kHz的, 48kHz的
#
系统时钟
: 256f
S
#
数字处理
:衰减107step ,测井曲线
:静音
#
数字音频接口: 16位, 18位
2
: I S , LSB有道理的, MSB有道理
#
工作电压
: 3.0 3.6V
#
驱动电压
: V
DD
至5.25V
#
C- MOS技术
#
包装外形
: SSOP20
!
引脚配置
STBY
TEST
V
SSR
OUT
R
V
DDR
V
DDL
OUT
L
V
SSL
模式
RST
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
F0/DATA
F1/REQ
F2/SCK
MUTE(静音)
DIN
LRCK
BCK
MCK
V
SS
!
框图
V
DD
V
SS
RST
MCK
LRCK
BCK
DIN
MUTE(静音)
STBY
模式
F0/DATA
F1/REQ
F2/SCK
电源
复位电路
V
DDL
同步
电路
串行
音频数据
接口
8f
S
过采样
数字滤波器
32f
S
6
Σ
&放大器;
PWM
th
OUT
L
V
SSL
V
DDR
OUT
R
系统
控制
V
SSR
-1-
NJU8721
!
功能说明
(1)信号输出
L将输出声道和R输出的PWM信号
L
AND OUT
R
分别端子。这些信号是
变换为模拟信号由外部第二次或以上的LC滤波器。从V提供的输出驱动器电源
DDL
,
V
DDR
, V
SSL
和V
SSR
需要对电压波动的高响应电源等作为交换
稳压器,因为输出THD是由电源的稳定性影响。
( 2 )主时钟
主时钟为256f
S
时钟MCK到终端的内部电路的工作时钟。
( 3 )复位
过比3ms的到RST端的“L”电平输入初始化信号初始化内部电路。这
初始化信号与内部时钟同步和执行逻辑或与上电复位内部电源
信号。该复位信号初始化内部功能设置寄存器也。在初始化期间,该
输出驱动器输出GND水平。复位等效电路波纹管示出。
RST
上电复位
CLK
( 10kHz左右)
内部复位
D
D
D
D
D
D
D
D
图1.复位等效电路
(4) 8f
S
过取样数字滤波器
8f
S
过采样数字插补滤波器
音频数据,并减少混淆噪声。
它实现衰减和去加重功能,通过串行功能的控制。
(5) 32f
S
6
Σ
& PWM
th
32f
S
6
Σ
& PWM从8F的音频数据转换
S
过取样数字滤波器的32F
S
1位PWM
数据。
th
-3-
NJU8721
( 6 )系统控制
( 6-1 )待机
待机功能的“ L”电平输入到待机终端。在数字音频忙碌备用的,条件
格式设置,衰减电平,去加重和衰减器的操作时间保存和输出端
OUT
L
AND OUT
R
为高阻抗。
( 6-2 )控制模式设置
下面所示的控制模式作为被选中的模式端子。
模式
0
1
并行
串行
控制方法
并行
串行
功能
数字音频接口格式设置
控制寄存器的串行数据输入
码头
F0, F1, F2
DATA , REQ , SCK
:数字音频接口格式被直接用F0,F1, F2和终端设置。
:
NJU8721
通过3线串行接口使用数据, REQ控制的串行输入数据,并
SCK端子
通过这种设置, F0 / DATA , F1 / REQ和F2 / SCK的功能被改变。
请参阅
(8-5)F0,F1,F2
关于功能的F0 ,F1和F2的终端。
请参阅
( 8 )控制寄存器
有关函数的数据, REQ和SCK端子。
( 6-3 )静音
静音功能由“L”信号转换成静音端子。在繁忙的静音,电流衰减值
成为由内部数字衰减器-∞ 。和静音由“H”信号停止进入静音终端,所述
衰减值的回报,从-∞到以前的值。
MUTE(静音)
0
1
衰减电平
-∞
设定值
MUTE(静音)
MCK
衰减值
设定值
-∞
图2.静音正时
-∞
1024/f
S
1024/f
S
设定值
-4-
NJU8721
( 7 )串行音频数据接口
( 7-1 )输入数据格式选择
2
数字音频接口格式选择的是, MSB对齐或LSB有道理的, 16位或18
位的数据长度。
( 7-2 )输入时序
数字音频信号数据输入到DIN终端被取入由BCK信号上升沿内部移位寄存器
边缘。在移位寄存器中取出的数据通过上升沿或LRCK的下降沿作为转移
如下图所示:
数据格式
2
IS
MSB有道理
LSB有道理
上升沿
左声道输入寄存器
RCH输入寄存器
RCH输入寄存器
下降沿
RCH输入寄存器
左声道输入寄存器
左声道输入寄存器
BCK和LRCK必须与MCK同步。
LRCK
BCK
DIN
左声道
右声道
15 14 13
1
0
2
15 14 13
1
0
图3.1 。 16位I S数据格式
右声道
LRCK
BCK
DIN
15 14 13
1 0
15 14 13
1
0
15
左声道
图3.2 。 16位MSB对齐数据格式
LRCK
BCK
DIN
0
右声道
左声道
15 14
3
2
1
0
15 14
3
2
1
0
图3.3 。 16位LSB对齐数据格式
-5-