初步信息
ICS280
三重锁相环场PROG 。扩频时钟合成器
外部元件
该ICS280需要外部的最小数量
组件正常工作。
M的范围内设定为1 1024和N = 1
32,895.
该ICS280还提供了单独的输出鸿沟
值,从2到63 ,以允许两个输出时钟
银行支持从各种不同的频率值
同样的PLL 。
每个输出频率可以表示为:
OutputFreq
----
-
M
N
系列终端电阻
时钟输出走线超过一英寸应该用系列
终止。以系列终止50Ω迹线(一
常用的走线阻抗) ,放置一个33Ω的电阻
串联在时钟线,尽量靠近时钟输出
销越好。时钟的标称阻抗
输出为20Ω 。
=
REFFREQ
输出驱动控制
去耦电容
对于任何高性能的混合信号IC,该
ICS280必须从系统的电源分离
噪音进行优化。
0.01μF的去耦电容必须连接
每个VDD与PCB地平面之间。为
最佳的设备性能,去耦电容器
应安装在PCB的元件侧。
避免去耦电路上采用过孔。
该ICS270有两个输出驱动器设置。低驱动
应选择当输出小于100
兆赫。高驱动器应选择时,输出
超过100 MHz的更大。 (请参考交流电气
特性输出上升和下降时间为每
驱动选项。 )
ICS VersaClock软件
ICS应用多年的PLL优化经验成
接受用户的目标用户友好的软件
参考时钟和输出频率,并产生
最低的抖动,功耗最低的配置,只有一个
按一个按钮。用户并不需要先有
PLL经验或确定最佳的VCO
频率以支持多个输出频率。
VersaClock软件可快速访问计算VCO
频率与现有的输出分频值,并
提供了一个易于理解,条形码评级
目标输出频率。用户可以评价
输出精度,性能折衷的方案
秒。
晶体负载电容
该器件晶振连接应包括垫
小电容器从X1到地面和从X2到
地面上。这些电容器用于调节的杂散
电路板的电容相匹配的名义上
所需的晶体负载电容。由于负载
电容只能在此修整增加
过程中,要保持杂散电容到是很重要的
最低用很短的PCB走线(无孔)
一直晶体和器件。水晶电容必须
从各引脚X1和X2到地面的连接。
这些水晶瓶盖的值(单位为pF )应该等于
(C
L
-6 pF的)* 2 。在这个方程,C
L
=晶体负载
电容的单位为pF 。例如:对于一个16 pF的晶体
负载电容,每个晶体电容器将是20
pF的〔 ( 16-6 )×2 〕 = 20 。
扩频调制
该ICS280利用频率调制(FM ),以
分发能量在一定范围的频率。通过
调制的输出时钟频率,该装置
在更广泛的范围内有效地降低能源
频率;因此,降低系统的电磁
干扰(EMI) 。调制率是从时间
从最小频率转换到最大
频率,然后返回到最小。
扩频调制可作为应用无论是
“中心扩散”或“向下蔓延” 。在传播中心
调制,从目标频率的偏差为
ICS280配置能力
该ICS280的结构允许用户容易地
将设备配置为一个宽范围的输出的
的频率,对于一个给定的输入参考频率。
倍频锁相环提供了高度的
精度。在M / N值(乘法器/除法值
可用来产生目标的VCO的频率)可以是
MDS 280℃
集成电路系统公司
●
3
525马街,圣何塞,加利福尼亚95126
●
修订版062205
电话:( 408 ) 297-1201
●
www.icst.com
初步信息
ICS280
三重锁相环场PROG 。扩频时钟合成器
等于在正方向和负方向。该
有效平均频率等于目标
频率。在应用中,时钟驱动,其中一
组件,最大额定频率,下
传播应适用。在此情况下,最大
频率,包括调制,是目标
频率。有效平均频率小于
目标频率。
该ICS280可以工作在市中心蔓延,向下
传播模式。对于中心的传播,频率可
可以在± 0.125%调制到± 2.0%。唐氏
传播,频率可之间进行调制
-0.25 %至-4.0 % 。
这两个输出频率银行将利用相同的扩频
频谱百分比偏差和调制速率,
如果一个共同的VCO频率可以被识别。
扩频调制速率
扩频调制的频率施加到
可发生在各种输出时钟频率
率。对于需要的驱动程序
“下行线路”的PLL ,零延迟缓冲器,还是那些
附着的PCI标准,扩频
调制速率应设置为30-33千赫。对于其他
应用程序,一个120 kHz的调制选项可用。
绝对最大额定值
上面讲下面列出的收视率可能会导致对ICS280永久性损坏。这些评价,其中
对于ICS商业额定零件标准值,只是应力额定值。的功能操作
器件在这些或以上的任何其他条件的业务部门所标明
规格是不是暗示。暴露在绝对最大额定值条件下长时间可以
影响产品的可靠性。电气参数只能在推荐工作保障
温度范围。
参数
电源电压(VDD)
输入
时钟输出
储存温度
焊接温度
结温
条件
参考GND
参考GND
参考GND
最大10秒
分钟。
-0.5
-0.5
-65
典型值。
马克斯。
7
VDD+0.5
VDD+0.5
150
260
125
单位
V
V
V
°C
°C
°C
推荐工作条件
参数
工作环境温度( ICS280PG / PGLF )
工作环境温度( ICS280PGI / PGILF )
电源电压(相对于GND测量)
电源斜坡时间
分钟。
0
-40
+3.135
典型值。
马克斯。
+70
+85
单位
°C
°C
V
ms
+3.3
+3.465
4
MDS 280℃
集成电路系统公司
●
4
525马街,圣何塞,加利福尼亚95126
●
修订版062205
电话:( 408 ) 297-1201
●
www.icst.com
初步信息
ICS280
三重锁相环场PROG 。扩频时钟合成器
DC电气特性
除非另有说明,否则
VDD = 3.3V ± 5 % ,
环境温度-40 + 85°C
参数
工作电压
符号
VDD
条件
配置。依赖 - 见
VERSACLOCK
TM
估计
分钟。
3.135
典型值。
马克斯。
3.465
单位
V
mA
工作电源电流
输入高电压
国际直拨电话
四33.3333 MHz的出局,
VDD=3.3V;
PDTS = 1 ,空载,注1
PDTS = 0时,无负载
S2:S0
S2:S0
VDD-0.5
VDD/2+1
22
mA
500
0.4
0.4
输入高电压
输入低电压
输入高电压, PDTS
输入低电压, PDTS
输入高电压
输入低电压
输出高电压
( CMOS高)
输出高电压
输出低电压
短路电流
喃。输出阻抗
内部上拉电阻
内部下拉
电阻器
输入电容
V
IH
V
IL
V
IH
V
IL
V
IH
V
IL
V
OH
V
OH
V
OL
I
OS
Z
O
R
PUS
R
PD
C
IN
A
V
V
V
V
V
VDD/2-1
V
V
V
0.4
V
ICLK
ICLK
I
OH
= -4毫安
I
OH
= -8毫安(低驱动) ;
I
OH
= -12毫安(高驱动)
I
OL
= 8 MA(低驱动) ;
I
OL
= 12 MA(高驱动器)
低驱动
高驱动
S2 : S0 , PDTS
CLK输出
输入
VDD/2+1
VDD-0.4
2.4
±40
±70
20
190
120
4
mA
k
k
pF
注1 :例25 MHz晶振输入,四路卸载33.3 MHz的输出。
MDS 280℃
集成电路系统公司
●
5
525马街,圣何塞,加利福尼亚95126
●
修订版062205
电话:( 408 ) 297-1201
●
www.icst.com