IC80C54
IC80C58
CMOS单芯片
8位微控制器
特点
基于80C52架构
16K ×8 ROM ( 80C54 )
32K ×8 ROM ( 80C58 )
256 ×8 RAM
- 3个16位定时器/计数器
全双工串行通道
布尔处理器
4个8位I / O端口, 32个I / O口线
内存寻址能力
- 64K的ROM和64K RAM
程序存储器锁
- 锁定位( 2 )
省电模式:
- 空闲和掉电
八个中断源
大多数指令在0.3微秒执行
CMOS和TTL兼容
最大速度: 40兆赫@ VCC = 5V
??可用的软件包:
- 40引脚DIP
- 44引脚PLCC
- 44引脚PQFP
IC80C54
IC80C58
概述
该
ICSI
IC80C54和IC80C58是高性能
采用高密度CMOS微控制器制造
技术。该CMOS IC80C54 / 58在功能上
与业界标准的80C52 / 32兼容
微控制器。
该IC80C54 / 58设计有16K ×8的ROM ( IC80C54
)和32Kx8 ROM ( IC80C58 ) ; 256 ×8 RAM; 32
可编程I / O口线;一个串行I / O端口,用于任
多机通信, I / O扩展或全双工
UART ; 3个16位定时器/计数器;八源,双
优先级,嵌套的中断结构;和一个片上
振荡器和时钟电路。该IC80C54 / 58可以是
采用标准TTL兼容的内存扩展。
T2/P1.0
T2EX/P1.1
P1.2
P1.3
P1.4
P1.5
P1.6
P1.7
RST
RxD/P3.0
TxD/P3.1
INT0/P3.2
INT1/P3.3
T0/P3.4
T1/P3.5
WR/P3.6
RD/P3.7
XTAL2
XTAL1
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
V
CC
P0.0/AD0
P0.1/AD1
P0.2/AD2
P0.3/AD3
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
P2.4/A12
P2.3/A11
P2.2/A10
P2.1/A9
P2.0/A8
图1. IC80C54 / 58引脚配置: 40引脚DIP
ICSI保留随时更改其产品在任何时候,恕不另行通知,以改进设计和提供最好的产品的权利。我们对任何错误概不负责
它可能出现在本出版物中。 版权所有2000年,集成电路解决方案公司
集成电路解决方案公司
MC003-0B
1
IC80C54
IC80C58
P1.1/T2EX
P0.0/AD0
P0.1/AD1
P0.2/AD2
41
指数
P1.5
P1.6
P1.7
RST
RxD/P3.0
NC
TxD/P3.1
INT0/P3.2
INT1/P3.3
T0/P3.4
T1/P3.5
7
8
9
10
11
12
13
14
15
16
17
6
5
4
3
2
1
44
43
42
P0.3/AD3
40
39
38
37
36
35
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA
NC
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
34
33
32
31
30
29
28
P1.0/T2
P1.4
P1.3
P1.2
顶视图
18
19
20
21
22
23
V
CC
24
NC
25
26
27
A8/P2.0
WR/P3.6
A9/P2.1
A10/P2.2
A11/P2.3
图2. IC80C54 / 58引脚配置: 44引脚PLCC
2
A12/P2.4
集成电路解决方案公司
MC003-0B
XTAL2
XTAL1
RD/P3.7
GND
NC
IC80C54
IC80C58
P1.1/T2EX
P0.0/AD0
P0.1/AD1
P0.2/AD2
35
44
P1.5
P1.6
P1.7
RST
RxD/P3.0
NC
TxD/P3.1
INT0/P3.2
INT1/P3.3
T0/P3.4
T1/P3.5
1
2
3
4
5
6
7
8
9
10
11
12
43
42
41
40
39
38
37
36
P0.3/AD3
34
33
32
31
30
29
28
27
26
25
24
23
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA
NC
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
22
P1.0/T2
P1.4
P1.3
P1.2
13
14
15
16
17
V
CC
18
NC
19
20
21
WR/P3.6
A8/P2.0
A9/P2.1
XTAL2
XTAL1
GND
A10/P2.2
A11/P2.3
图3. IC80C54 / 58引脚配置: 44引脚PQFP
A12/P2.4
RD/P3.7
NC
集成电路解决方案公司
MC003-0B
3
IC80C54
IC80C58
表1.详细的引脚说明
符号
ALE
PDIP
30
PLCC
33
PQFP
27
I / O
I / O
名称和功能
地址锁存使能:
输出脉冲用于锁存低字节
的过程中访问外部存储器的地址。在
正常操作时, ALE在1/6的恒定速率发射
振荡器的频率,并且可以用于外部定时或
时钟。请注意,一个ALE脉冲在每个跳过
访问外部数据存储器。
外部访问允许:
EA
必须从外部保持低
使设备能够从外部程序存储器取码
位置0000H到FFFFH 。如果
EA
保持高电平时,器件
从内部程序存储器,除非该程序执行
计数器包含的地址不是内部ROM SEZE更大。
端口0 :
P0口是一个8位漏极开路双向I / O口。端口
0引脚具有写入其中1秒浮起并可以用作高
阻抗输入。 P0口还复低位
地址和数据总线时访问外部程序和
数据存储器。在这种应用中,它使用强大的内部上拉
发送1 。
端口1 :
端口1是一个具有内部的8位双向I / O口
上拉电阻。 P1口有写信给他们1秒被拉高
由内部上拉和可以被用作输入。作为输入,端口
1管脚被外部拉低时将输出电流,因为
内部上拉电阻。 (见DC特性:I
IL
) 。端口1
输出缓冲器可吸收/ 4个TTL输入。
端口1也验证期间接收低位地址字节。
1
2
P2.0-P2.7
21-28
2
3
24-31
40
41
18-25
I
I
I / O
T2 ( P1.0 ) :
定时器/计数器2的外部计数输入。
T2EX ( P1.1 ) :
定时器/计数器2的触发输入。
端口2 :
端口2是一个具有内部的8位双向I / O口
上拉电阻。 P2口有写信给他们1秒被拉高
由内部上拉和可以被用作输入。作为输入,端口
2管脚被外部拉低时将输出电流,因为
内部上拉电阻。 (见DC特性:I
IL
) 。端口2发出
在从外部亲取高位地址字节
程序存储器,并在外部数据存储器访问
所用的16位地址( MOVX @ DPTR ) 。在本申请中,
P2口使用很强的内部上拉发送1 。中
访问到使用8位地址的外部数据存储器
( MOVX @日[I = 0,1 ] ),端口2发出的P2的内容
特殊功能寄存器。
端口2还接收高阶比特和一些控制信号
期间核查。
EA
31
35
29
I
P0.0-P0.7
39-32
43-36
37-30
I / O
P1.0-P1.7
1-8
2-9
40-44
1-3
I / O
集成电路解决方案公司
MC003-0B
5