a
+2.5 V至+5.5 V , 120 A, 2线接口,
电压输出8位/ 10位/ 12位DAC
AD5301/AD5311/AD5321*
概述
特点
AD5301 :缓冲电压输出8位DAC
AD5311 :缓冲电压输出10位DAC
AD5321 :缓冲电压输出12位DAC
6引脚SOT- 23和8引脚SOIC封装
微操作: 120 A @ 3 V
2线(I
2
C
兼容)串行接口
数据回读功能
+ 2.5V至+ 5.5V电源
通过设计保证单调对所有代码
掉电为50 nA (3 V)
参考从电源获得
上电复位至零伏
片内轨到轨输出缓冲放大器
三种省电功能
应用
便携式电池供电仪表
数字增益与失调调节
可编程电压及电流源
可编程衰减器
在AD5301 / AD5311 / AD5321是单8位,10位和12位
从单一的+2.5 V电源供电缓冲电压输出DAC
至+5.5 V电源消耗120
A
在3 V的片内输出
放大器允许轨到轨输出摆幅,压摆率
0.7 V / μs的。它使用了一个2线(我
2
IC兼容)串行接口,
工作时钟速率高达400 kHz的。多个器件可以
共享同一总线。
对于DAC的参考是从电源获得
输入,从而给出了最宽的动态输出范围。这些
份包含一个上电复位电路,这确保了
DAC输出上电,达到零伏并保持,直到
一个有效的写操作。此外还具有省电特性
这降低了器件的电流消耗为50 nA
在3 V ,并提供软件可选输出负载,而在
掉电模式。
在正常运行中的低功率消耗,使这些
的DAC非常适合便携式电池供电设备。
功耗为0.75 mW的5 V , 0.36 mW的3 V
降至1
W
在所有的省电模式。
功能框图
V
DD
AD5301/AD5311/AD5321
REF
SCL
SDA
A0
A1*
掉电
逻辑
电阻器
网
接口
逻辑
DAC
注册
8-/10-/12-BIT
DAC
卜FF器
V
OUT
POWER- ON
RESET
GND
*提供8引脚版本只
PD *
I
2
C是飞利浦公司的注册商标。
*受美国专利号5684481 ,其他专利正在申请中。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 1999
AD5301/AD5311/AD5321–SPECIFICATIONS
(V
C = 200 pF到GND ;所有规格牛逼到T除非另有说明。 )
L
民
最大
DD
= + 2.5V至+ 5.5V ;
L
= 2 k
到GND ;
参数
1
直流性能
3, 4
AD5301
决议
相对精度
微分非线性
AD5311
决议
相对精度
微分非线性
AD5321
决议
相对精度
微分非线性
零代码错误
满量程误差
增益误差
零代码误差漂移
5
增益误差漂移
5
输出特性
5
最小输出电压
最大输出电压
直流输出阻抗
短路电流
开机时间
逻辑输入( A0 , A1 ,
PD )
5
输入电流
V
IL
,输入低电压
民
B版本
2
典型值
最大
单位
条件/评论
8
±
0.15
±
0.02
10
±
0.5
±
0.05
12
±
2
±
0.3
+5
±
0.15
±
0.15
–20
–5
±
1
±
0.25
±
4
±
0.5
±
16
±
0.8
+20
±
1.25
±
1
位
最低位
最低位
位
最低位
最低位
位
最低位
最低位
mV
% FSR的
% FSR的
μV/°C
PPM的FSR /°C的
V分钟
V最大
mA
mA
s
s
A
V
V
V
V
V
V
pF
通过设计保证单调对所有代码
通过设计保证单调对所有代码
通过设计保证单调对所有代码
加载DAC所有零,参见图9
加载到DAC的所有的人,参见图9
0.001
V
DD
– 0.001
1
50
20
2.5
6
±
1
0.8
0.6
0.5
2.4
2.1
2.0
3
0.7 V
DD
–0.3
0.05 V
DD
6
这是最小和最大的驱动器的测量值
输出放大器器的能力。
V
DD
= +5 V
V
DD
= +3 V
走出掉电模式。 V
DD
= +5 V
走出掉电模式。 V
DD
= +3 V
V
IH
,输入高电压
V
DD
= +5 V
±
V
DD
= +3 V
±
V
DD
= +2.5 V
V
DD
= +5 V
±
V
DD
= +3 V
±
V
DD
= +2.5 V
10%
10%
10%
10%
引脚电容
逻辑输入( SCL , SDA )
5
V
IH
,输入高电压
V
IL
,输入低电压
I
IN
,输入漏电流
V
HYST
,输入滞后
C
IN
,输入电容
干扰抑制
6
逻辑输出( SDA )
5
V
OL
,输出低电压
三态泄漏电流
三态输出电容
电源要求
V
DD
I
DD
(正常模式)
V
DD
= +4.5 V至+5.5 V
V
DD
= + 2.5V至+ 3.6V
I
DD
(省电模式)
V
DD
= +4.5 V至+5.5 V
V
DD
= + 2.5V至+ 3.6V
2.5
V
DD
+ 0.3 V
0.3 V
DD
V
±
1
A
V
pF
50
ns
0.4
0.6
±
1
V
V
A
pF
V
A
A
A
A
V
IN
= 0 V到V
DD
斯派克的脉冲宽度抑制
I
SINK
= 3毫安
I
SINK
= 6毫安
6
5.5
150
120
0.2
0.05
250
220
1
1
I
DD
规范适用于所有DAC码
DAC主动和不包括负载电流
V
IH
= V
DD
和V
IL
= GND
V
IH
= V
DD
和V
IL
= GND
V
IH
= V
DD
和V
IL
= GND
V
IH
= V
DD
和V
IL
= GND
笔记
1
参见术语。
2
温度范围如下: B版本: -40°C至+ 105°C 。
3
DC特定网络阳离子与卸载的输出测试。
4
线性度是用降低的代码范围进行测试: AD5301 (编号7 250) ; AD5311 (代码28至1000) ; AD5321 (代码112至4000 ) 。
5
通过设计和特性保证,未经生产测试。
6
在SCL和SDA输入两种输入连接滤波抑制噪声尖峰小于50纳秒。
规格如有变更,恕不另行通知。
–2–
第0版
AD5301/AD5311/AD5321
AC特性
参数
2
输出电压建立时间
AD5301
AD5311
AD5321
压摆率
主要代码更改毛刺脉冲
数字馈通
笔记
1
请参阅术语
2
通过设计和特性保证,未经生产测试。
3
温度范围如下: B版本: -40°C至+ 105°C 。
特定网络阳离子如有更改,恕不另行通知。
1
(V
DD
= + 2.5V至+ 5.5V ;
L
= 2 kΩ到GND ;
L
= 200 pF到GND ;所有特定网络阳离子牛逼
民
给T
最大
除非
另有说明)。
B版本
3
民
典型值
最大
6
7
8
0.7
12
0.3
8
9
10
单位
s
s
s
V / μs的
nV-s表示
nV-s表示
条件/评论
V
DD
= +5 V
1/4比例以3/4比例变化( 40进制为C0十六进制)
1/4比例以3/4比例变化(十六进制的100至300十六进制)
1/4比例以3/4比例变化( 400进制到C00十六进制)
1 LSB变化主进位
时序特性
1
(V
参数
f
SCL
t
1
t
2
t
3
t
4
t
5
t
6 3
t
7
t
8
t
9
t
10
t
11
C
b
2
DD
= +2.5 V至+5.5 V.所有规格牛逼
民
给T
最大
除非另有说明)。
条件/评论
SCL时钟频率
SCL周期时间
t
高
, SCL高电平时间
t
低
, SCL低电平时间
t
HD , STA
,开始/重复启动条件保持时间
t
SU , DAT
,数据建立时间
t
HD , DAT
,数据保持时间
t
SU , STA
,重复启动建立时间
t
苏,申通快递
,停止条件建立时间
t
BUF
,总线空闲时间之间的停止条件和启动条件
t
R
,上升的SCL和SDA时间接收时
可CMOS驱动
t
F
, SDA的下降时间接收时
t
F
秋季的SCL和SDA时间发送时
容性负载为每个公交专线
在T限制
民
, T
最大
(B版)
400
2.5
0.6
1.3
0.6
100
0.9
0
0.6
0.6
1.3
300
0
250
300
20 + 0.1C
b4
400
单位
kHz的最大
s
民
s
民
s
民
s
民
ns(最小值)
s
最大
s
民
s
民
s
民
s
民
ns(最大值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
pF的最大
笔记
1
参见图1 。
2
通过设计和特性保证,未经生产测试。
3
主设备必须提供至少300 ns,以便SDA信号保持时间(相对于V
IH MIN
SCL信号)以弥合的未定义区域的
SCL的下降沿。
4
C
b
是在pF的一条总线线路的总电容。吨
R
和T
F
0.3 V之间测量
DD
0.7 V
DD
.
特定网络阳离子如有更改,恕不另行通知。
第0版
–3–
AD5301/AD5311/AD5321
SDA
t
9
t
3
t
10
t
11
t
4
SCL
t
4
开始
条件
t
6
t
2
t
5
t
7
反复
开始
条件
t
1
t
8
停止
条件
图1. 2线串行接口时序图
绝对最大额定值
1, 2
(T
A
= + 25 ° C除非另有说明)
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
SCL , SDA和GND之间。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
PD ,
A1 , A0至GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
V
OUT
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
工作温度范围
工业(B版) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 105°C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C
结温(T
J
最大值)。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 150°C
SOT- 23封装
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 (T
J
马克斯 - T的
A
)/θ
JA
θ
JA
热阻抗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 229.6 ° C / W
μSOIC
包
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 (T
J
马克斯 - T的
A
)/θ
JA
θ
JA
热阻抗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 206 ° C / W
焊接温度,焊接
气相(60秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 215℃
红外( 15秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 220℃
笔记
1
注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的业务部门所列出的任何其他条件
本规范是不是暗示。暴露在绝对最大额定值条件
系统蒸发散长时间可能会影响器件的可靠性。
2
高达100 mA的瞬态电流不会造成SCR闩锁。
订购指南
模型
AD5301BRT
AD5301BRM
AD5311BRT
AD5311BRM
AD5321BRT
AD5321BRM
温度
范围
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
包
描述
SOT-23
μSOIC
SOT-23
μSOIC
SOT-23
μSOIC
包
选项
RT-6
RM-8
RT-6
RM-8
RT-6
RM-8
BRANDING
信息
D8B
D8B
D9B
D9B
DAB
DAB
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD5301 / AD5311 / AD5321具有专用ESD保护电路,博新界东北
损害可发生在遇到高能量静电放电设备。因此,适当的
ESD预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
第0版
AD5301/AD5311/AD5321
引脚功能说明
SOIC
PIN号
1
2
3
4
5
SOT-23
PIN号
6
5
不适用
4
不适用
助记符
V
DD
A0
A1
V
OUT
PD
功能
电源输入。这些器件可从+ 2.5V至+ 5.5V的电源供电
应该用10去耦
F
在用0.1平行
F
电容到GND 。
地址输入。设置7位从机地址的最低有效位。
地址输入。设置7位从机地址的第二个最低有效位。
从DAC缓冲模拟输出电压。输出放大器具有轨对轨操作。
低电平有效的控制输入端,可作为一个硬件关断选项。该引脚覆盖任何
软件省电选项。 DAC的输出变为三态和电流消耗
部分降至50 nA的@ 3 V ( 200 nA的@ 5V) 。
串行时钟线。这是用在与SDA线,时钟数据结合到16位
输入移位寄存器。高达400千比特的时钟速率/ s的可以在我被容纳
2
相容
灵活的接口。 SCL可能是CMOS / TTL驱动。
串行数据线。这是用于与SCL线到时钟数据转换成16位
在写周期的输入移位寄存器和用于回读数据中的一个或两个字节
( 1字节为AD5301 , 2个字节用于AD5311 / AD5321 )在读周期。这是
应拉至电源与外部的双向漏极开路数据线
上拉电阻。如果在回读模式下不使用时, SDA可能是CMOS / TTL驱动。
接地参考点在零件上的所有电路。
6
3
SCL
7
2
SDA
8
1
GND
销刀豆网络gurations
6引脚SOT- 23
(RT-6)
AD5301/AD5311/AD5321
GND
1
SDA
2
6
8引脚SOIC
(RM-8)
AD5301/AD5311/AD5321
V
DD 1
A0
2
8
V
DD
GND
顶视图
5
A0
(不按比例)
SCL
3
4
V
OUT
7
SDA
顶视图
A1
3
(不按比例)
6
SCL
5
V
出4
PD
第0版
–5–