M
部分
数
24AA64
24LC64
100
24AA64/24LC64
套餐类型
温度
范围
I
I,E
A2
VSS
3
4
64K我
2
C
CMOS串行EEPROM
器件选型表
VCC
范围
1.8-5.5V
2.5-5.5V
最大时钟
频率
400千赫
400千赫
PDIP
A0
A1
1
8
VCC
WP
SCL
SDA
24xx64
2
7
6
5
千赫的Vcc < 2.5V 。
100千赫对于E级温度范围。
特点
低功耗CMOS技术
- 最大写入电流的3毫安5.5V
- 最大读取电流400
一个在5.5V
- 待机电流100 nA的典型电压为5.5V
2线串行接口总线,I
2
C兼容
可级联多达八个装置
自定时擦/写周期
提供32字节页或字节写入模式
5毫秒最大写周期时间
硬件写保护对整个阵列
输出斜率控制以消除接地反弹
施密特触发器输入以抑制噪声
- 100擦除/写周期保证
静电放电保护> 4000V
数据保留和GT ; 200年
8引脚PDIP , SOIC ( 150和208密耳)和TSSOP
包; 14引脚SOIC封装
温度范围:
- 工业级(I ) :
-40
°
C至+ 85
°
C
- 汽车( E)
-40
°
C至+ 125
°
C
SOIC
A0
A1
A2
V
SS
1
8
V
CC
WP
SCL
SDA
24xx64
2
3
4
7
6
5
TSSOP
WP
VCC
A0
A1
1
2
3
4
8
7
6
5
SCL
SDA
VSS
A2
24xx64
框图
A0…A2
WP
高压发生器
描述
Microchip Technology Inc.的24AA64 / 24LC64
( 24xx64 * )是8K ×8 ( 64K位)串行电Eras-
在较宽的电压能够运行能够PROM
年龄范围( 1.8V至5.5V ) 。它已被开发用于
先进的低功率应用中,例如个人
通信或数据采集。该器件还
具有至多32个字节数据的页面写能力。
该装置能够随机和顺序的
读取到64K边界。功能性地址线
允许多达8个设备在同一总线上,长达512
千位的地址空间。此装置是在现有的
标准的8引脚塑料DIP , 8引脚SOIC ( 150和
208密耳) ,以及8引脚TSSOP封装。
I / O
控制
逻辑
内存
控制
逻辑
XDEC
EEPROM
ARRAY
页锁存器
I / O
SCL
YDEC
SDA
V
CC
V
SS
SENSE AMP
R / W控制
I
2
C是飞利浦公司的商标。
* 24XX64使用本文档中作为24AA64 / 24LC64器件的通用零件编号。
1998年Microchip的科技公司
DS21189B第1页
24AA64/24LC64
1.0
1.1
电动
特征
最大额定值*
表1-1
名字
A0,A1,A2
V
SS
SDA
SCL
WP
V
CC
引脚功能表
功能
用户刀豆网络可配置芯片选择
地
串行数据
串行时钟
写保护输入
1.8至5.5V ( 24AA64 )
2.5至5.5V ( 24LC64 )
VCC .................................................................................................7.0V
所有输入和输出w.r.t. VSS ............................... -0.6V至Vcc + 1.0V
存储温度................................................ ... -65C至+ 150C
环境温度。电源采用............................... -65C至+ 125C
引线焊接温度( 10秒) ........................... + 300℃
所有引脚的ESD保护............................................. ..............
≥
4千伏
*注:超出上述“绝对最大值” ,可能
对器件造成永久性损坏。这是一个值仅为
该装置的这些或任何其他条件的功能操作
以上这些在本规范的运作上市表明是
不是暗示。暴露在绝对最大额定值条件下,其围
消耗臭氧层物质可能会影响器件的可靠性。
表1-2
DC特性
工业级(I ) :
V
CC
= + 1.8V至5.5V
汽车( E) : V
CC
= 4.5V至5.5V
符号
民
最大
TAMB = -40
°
C至+ 85
°
C
TAMB = -40
°
C至125
°
C
单位
条件
所有参数均适用于
推荐的工作范围
除非另有说明。
参数
A0, A1, A2,
SCL , SDA和WP引脚:
高电平输入电压
低电平输入电压
施密特触发器的滞后
输入( SDA , SCL引脚)
低电平输出电压
输入漏电流
输出漏电流
引脚电容
(所有输入/输出)
工作电流
待机电流
V
IH
V
IL
V
HYS
V
OL
I
LI
I
LO
C
IN
, C
OUT
I
CC
写
I
CC
读
I
CCS
0.7 V
CC
—
0.05 V
CC
—
-10
-10
—
—
—
—
—
0.3 V
CC
0.2 V
CC
—
0.40
10
10
10
3
400
1
V
V
V
V
V
A
A
pF
mA
A
A
V
CC
≥
2.5V
V
CC
& LT ; 2.5V
V
CC
> 2.5V (注)
I
OL
= 3.0毫安V
CC
= 4.5V
I
OL
= 2.1毫安V
CC
= 2.5V
V
IN
= VSS到V
CC
, WP = V
SS
V
IN
= VSS或V
CC
, WP = V
CC
V
OUT
= VSS到V
CC
V
CC
= 5.0V (注)
环境温度Tamb = 25° C,F
c
= 1兆赫
V
CC
= 5.5V
V
CC
= 5.5V , SCL = 400千赫
SCL SDA = = V
CC
= 5.5V
A0, A1,A2, WP = V
SS
注意:
此参数是周期性采样,而不是100 %测试。
图1-1:
总线时序数据
T
F
T
高
V
HYS
T
R
SCL
T
SU
:
STA
T
低
T
HD
:
DAT
T
SU
:
DAT
T
SU
:
申通快递
SDA
IN
T
HD
:
STA
T
SP
T
AA
T
BUF
SDA
OUT
WP
(被保护)
(无保护)
T
SU
:
WP
T
HD
:
WP
DS21189B第2页
1998年Microchip的科技公司
24AA64/24LC64
表1-3
AC特性
TAMB = -40
°
C至+ 85
°
C
TAMB = -40
°
C至125
°
C
条件
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
(注1 )
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
(注2 )
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
4.5V
≤
V
CC
≤
5.5V (E温度范围)
1.8V
≤
V
CC
≤
2.5V
2.5V
≤
V
CC
≤
5.5V
C
B
≤
100 pF的(注1 )
(注1及3 )
所有参数均适用于光谱
工业级(I ) :
V
CC
= + 1.8V至5.5V
我FI编除非另外的工作范围
汽车( E) : V
CC
= + 4.5V至5.5V
智者说。
参数
时钟频率
符号
F
CLK
民
—
—
—
4000
4000
600
4700
4700
1300
—
—
—
—
4000
4000
600
4700
4700
600
0
250
250
100
4000
4000
600
4000
4000
600
4700
4000
1300
—
—
—
4700
4700
1300
10
—
—
1M
最大
100
100
400
—
—
—
—
—
—
1000
1000
300
300
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
3500
3500
900
—
—
—
250
50
5
—
单位
千赫
时钟高电平时间
T
高
ns
时钟低电平时间
T
低
ns
SDA和SCL上升时间
(注1 )
SDA和SCL下降时间
START条件保持时间
T
R
ns
T
F
T
HD
:
STA
ns
ns
启动条件建立时间
T
SU
:
STA
ns
数据输入保持时间
数据输入建立时间
T
HD
:
DAT
T
SU
:
DAT
ns
ns
停止条件的建立时间
T
SU
:
申通快递
ns
WP建立时间
T
SU
:
WP
ns
WP保持时间
T
HD
:
WP
ns
时钟输出有效
(注2 )
总线空闲时间:时间总线必须保持
一个新的传输前可免费
开始
输出下降时间从V
IH
最低至V
IL
最大
输入滤波器尖峰抑制
( SDA和SCL引脚)
写周期时间(字节或页)
耐力
注1 :
2:
3:
4:
T
AA
ns
T
BUF
ns
T
OF
T
SP
T
WC
ns
ns
ms
周期
25 ° C,V
CC
= 5.0V ,块模式(注4 )
未经100%测试。
B
=在pF的总线上的总电容。
作为发送器,器件必须提供内部最小延迟时间,以弥补理解过程把网络斯内德地区(最低
300 ns的SCL的下降沿),以避免产生意外的启动或停止条件。
合并牛逼
SP
和V
HYS
特定网络阳离子是由于新的施密特触发器输入可以改善噪声尖峰
抑制。这省去了一个TI的特定网络连接的阳离子为标准操作。
该参数没有进行测试,但性能可以保证。对于一个特定的C应用程序中估计耐用性,请
咨询可在Microchip的BBS或网站获得的总耐力模式。
1998年Microchip的科技公司
DS21189B第3页
24AA64/24LC64
2.0
2.1
引脚说明
A0 , A1 , A2芯片地址输入
4.0
总线特性
以下
总线协议
已经去连接定义:
数据传输,可以只启动,当公交车
不忙。
在数据传输,数据线必须保持
稳定,只要时钟线为高电平。变化
中时,数据线,时钟线为高电平,将
解释为启动或停止条件。
因此,以下总线条件已
德网络定义(图4-1 ) 。
时,A0 ,A1,A2输入用于由24xx64为多
PLE设备操作。在这些输入的水平
与从器件的相应位进行比较
地址。该芯片被选中,如果比较结果为true 。
多达八个设备可被连接到相同的总线
通过使用不同的片选位的组合。这些
输入必须连接到无论是V
CC
或V
SS
.
2.2
SDA串行数据
4.1
总线不忙( A)
这是用于传输地址的双向销
和数据移入和移出数据的装置。它是一个开
漏极端子,因此,SDA总线需要一个上拉
电阻TO V
CC
(典型值10 kΩ的100千赫, 2千欧的
400千赫)
在正常传输数据SDA被允许仅改变
在SCL为低电平。在SCL为高电平变化
保留用于指示START和STOP条件
系统蒸发散。
数据和时钟线保持高电平。
4.2
启动数据传输( B)
前高后SDA线同时从高到低的跳变
时钟( SCL )为高电平产生启动条件。
所有命令必须在前面加一个启动条件
化。
4.3
停止数据传输( C)
2.3
SCL串行时钟
此输入用于同步从数据传送
和设备。
从低到SDA线,而高的转换
时钟( SCL )为高电平产生停止条件。所有
操作必须以停止条件。
4.4
数据有效(D )
2.4
WP
该引脚可以连接到VSS , VCC或左
浮动。在这个引脚内部下拉电阻会
保持设备在无保护的状态下,如果不浮动。
如果连接到VSS或向左浮动,正常的内存操作
被使能(读/写存储器的全部0000-1FFF ) 。
如果连接到V
CC
,写操作被禁止。读
操作不受影响。
数据线的状态代表有效数据时,
后一个启动条件,数据线是稳定的
持续时间的时钟信号的高电平期间。
线上的数据必须在LOW改变
周期的时钟信号的。有每一个时钟脉冲的
数据位。
每次数据传输开始于一个启动条件
并终止了与停止条件。数
START和之间传送的数据的字节
停止条件由主器件决定。
3.0
功能说明
该24xx64支持双向两线总线和
数据传输协议。发送数据的设备
在总线上是德网络定义为发送器,以及设备
接收数据作为接收器。总线必须CON组
由主器件产生串行受控
时钟( SCL ) ,控制总线访问,并产生
START和STOP条件,而24xx64
可以作为一个奴隶。主机和从机都能够为运营
发送器或接收器,但主设备阻止 -
矿山的模式被激活。
4.5
应答
每个接收设备,被寻址的责任
生成的接收后的确认信号
每个字节。主器件必须产生一个额外的
一个与此相关的应答时钟脉冲
位。
注意:
该24XX64不产生任何
确认位,如果内部编程
铭周期正在进行中。
,承认必须拉低SDA的设备
在应答时钟脉冲以这样的方式行
该SDA线是在高期间,
的应答时钟脉冲。当然,
设置和保持时间,必须考虑到。能很好地协同
ING读取,主器件必须信号数据的的结束
从站通过不产生对一个应答位
已同步输出从机的最后一个字节。在这
情况下,从( 24xx64 )将保持数据线HIGH
使主机产生停止条件。
1998年Microchip的科技公司
DS21189B第4页