电源设计
发布时间:2014/11/19 18:39:20 访问次数:438
【电源设计】在单片机控制系统中,危害最HER1005CT严重的干扰来自电源的噪声。因此,应选择性能好、抗干扰能力强的供电系统,尽量减少从电源引入的干扰。使用交流稳压电源,可以保证供电系统的稳定性,防止电源系统的过电压或欠电压;电源采用隔离变压器或超隔离变压器,以提高抗共模干扰的能力;根据干扰源的特性、频率范围、电压和阻抗等参数及负载特性的要求,选择合适的滤波器。
【光电隔离技术】单片机与I/O通道进行信息传送时,信号可能会出现延时、衰减、畸变,另外还有通道干扰。因此,在输入和输出信号处加光耦合器隔离,将单片机系统与各种传感器、开关、执行机构从电气上隔离开来,可有效地使很大一部分干扰被阻挡。
【屏蔽技术】对容易产生干扰和被干扰的部件及电路使用金属盒进行屏蔽,如开关电源、高灵敏度的弱信号放大电路等。屏蔽措施可以防止电子谈备向外辐射干扰电磁波,也可以削弱电磁干扰源对电子设备的干扰。屏蔽本身要真正接地,从而使干扰电磁波短路接地。
【PCB的工艺技术】在PCB设计中可采取以下抗干扰设计:尽量采用多层PCB,多层PCB可提供良好的接地网,防止产生地电位差和元器件的耦合。PCB要合理分区,模拟电路区、数字电路区、功率驱动区要尽量分开;若设计只由数字电路组成的PCB的接线系统,将接地线做成网络以提高抗干扰能力:对元件面和焊接面应采用相互垂直、斜交或弯曲布线,避免相互平行以减少寄生耦合:使用满足系统要求的最低频率的时钟,时钟发生器要尽
量靠近该时钟的器件,石英晶体振荡器外壳要接地,时钟线要尽量短并远离I/O线;闲置不用的IC引脚不要悬空,以避免引入干扰;IC器件尽量直接焊在PCB上,少用IC座;闲置不用的运算放大器正输入端接地,负输入端接输出,不用的I/O口定义成输出等。
【电源设计】在单片机控制系统中,危害最HER1005CT严重的干扰来自电源的噪声。因此,应选择性能好、抗干扰能力强的供电系统,尽量减少从电源引入的干扰。使用交流稳压电源,可以保证供电系统的稳定性,防止电源系统的过电压或欠电压;电源采用隔离变压器或超隔离变压器,以提高抗共模干扰的能力;根据干扰源的特性、频率范围、电压和阻抗等参数及负载特性的要求,选择合适的滤波器。
【光电隔离技术】单片机与I/O通道进行信息传送时,信号可能会出现延时、衰减、畸变,另外还有通道干扰。因此,在输入和输出信号处加光耦合器隔离,将单片机系统与各种传感器、开关、执行机构从电气上隔离开来,可有效地使很大一部分干扰被阻挡。
【屏蔽技术】对容易产生干扰和被干扰的部件及电路使用金属盒进行屏蔽,如开关电源、高灵敏度的弱信号放大电路等。屏蔽措施可以防止电子谈备向外辐射干扰电磁波,也可以削弱电磁干扰源对电子设备的干扰。屏蔽本身要真正接地,从而使干扰电磁波短路接地。
【PCB的工艺技术】在PCB设计中可采取以下抗干扰设计:尽量采用多层PCB,多层PCB可提供良好的接地网,防止产生地电位差和元器件的耦合。PCB要合理分区,模拟电路区、数字电路区、功率驱动区要尽量分开;若设计只由数字电路组成的PCB的接线系统,将接地线做成网络以提高抗干扰能力:对元件面和焊接面应采用相互垂直、斜交或弯曲布线,避免相互平行以减少寄生耦合:使用满足系统要求的最低频率的时钟,时钟发生器要尽
量靠近该时钟的器件,石英晶体振荡器外壳要接地,时钟线要尽量短并远离I/O线;闲置不用的IC引脚不要悬空,以避免引入干扰;IC器件尽量直接焊在PCB上,少用IC座;闲置不用的运算放大器正输入端接地,负输入端接输出,不用的I/O口定义成输出等。
上一篇:单片机系统抗电磁干扰的措施