数字电路的负载能力
发布时间:2014/11/19 18:45:58 访问次数:1653
在数字集成电路芯片的使用中, HER606应注意到它们的驱动能力及不用输入端的处理。如果某一数字电路接的负载太多,超出了它的负载能力,其工作必定不可靠。数字电路输入及输出引线应尽可能短,平行走向的引线不要太长,以减小冲击电流的影响 。
在TTL电路中,遇到容性负载时要特别小心,因为容性负载会使下一级输入波形边沿变慢,而缓慢边沿输入会在数字电路状态变换过程中产生幅度较大的振荡,形成一个干扰源。遇到这种情况,可以利用施密特触发器首先对波形进行整形,然后再送到下一级电路。也可以利用DTL电路来处理容性负载的输出,它不会因为前沿慢而产生振荡。
同样,在遇到感性负载时,在电流关断瞬间会产生很高的感应电压,它会使电路元器件击穿,从而产生干扰,因此必须加以克服。通常可以在电感负载上并联保护二极管或电阻和电容。
对于CMOS屯路来说,同样存在TTL电路中出现的问题。若输入信号在CMOS的转换特性的过渡段里产生波动,则在其输出端必然会出现振荡,其原因是过渡段具有放大倍数很大的放大特性,如图18 - 11所示。
根据图18 - 11所示的波形可以想到,数字电路的输出端出现振荡的原因是输入信号变化太慢,尤其是在过渡过程中由电源或其他途径混入电压波动。当输入电压的过渡时间大于1¨s时,这种输出振荡就会产生。
克服这种干扰的方法是减小输入电压的过渡时间,更有效的方法就是采用施密特电路。
在电路设计中可能会遇到这样的情况:要获得的信号必须经过一段很恶劣的干扰环境才能到达信号的输入端,而信号源在这段恶劣环境中会耦合比信号本身还大的干扰,使系统无法正常工作。为了克服干扰的影响,可以在信号源处先对信号进行放大使信号幅度足够大;在目的地的输入端再进行衰减。例如,SV的信号首先被放大到100V,传输后再衰减为5V。那么,即使干扰环境造成2V的干扰,经衰减也就微不足道了。
施密特触发器的输入和输出具有滞后特性。利用这种特性,可以对输入端的干扰产生较好的抑制。在设计电路时,遇到干扰比较大的地方,可以采用这种电路。
对于幅度大而持续时间短的干扰,在电路中可以利用低通滤波器进行滤除。因为这种于扰的频率比信号的频率高,简单的RC低通滤波器就能奏效。
在数字集成电路芯片的使用中, HER606应注意到它们的驱动能力及不用输入端的处理。如果某一数字电路接的负载太多,超出了它的负载能力,其工作必定不可靠。数字电路输入及输出引线应尽可能短,平行走向的引线不要太长,以减小冲击电流的影响 。
在TTL电路中,遇到容性负载时要特别小心,因为容性负载会使下一级输入波形边沿变慢,而缓慢边沿输入会在数字电路状态变换过程中产生幅度较大的振荡,形成一个干扰源。遇到这种情况,可以利用施密特触发器首先对波形进行整形,然后再送到下一级电路。也可以利用DTL电路来处理容性负载的输出,它不会因为前沿慢而产生振荡。
同样,在遇到感性负载时,在电流关断瞬间会产生很高的感应电压,它会使电路元器件击穿,从而产生干扰,因此必须加以克服。通常可以在电感负载上并联保护二极管或电阻和电容。
对于CMOS屯路来说,同样存在TTL电路中出现的问题。若输入信号在CMOS的转换特性的过渡段里产生波动,则在其输出端必然会出现振荡,其原因是过渡段具有放大倍数很大的放大特性,如图18 - 11所示。
根据图18 - 11所示的波形可以想到,数字电路的输出端出现振荡的原因是输入信号变化太慢,尤其是在过渡过程中由电源或其他途径混入电压波动。当输入电压的过渡时间大于1¨s时,这种输出振荡就会产生。
克服这种干扰的方法是减小输入电压的过渡时间,更有效的方法就是采用施密特电路。
在电路设计中可能会遇到这样的情况:要获得的信号必须经过一段很恶劣的干扰环境才能到达信号的输入端,而信号源在这段恶劣环境中会耦合比信号本身还大的干扰,使系统无法正常工作。为了克服干扰的影响,可以在信号源处先对信号进行放大使信号幅度足够大;在目的地的输入端再进行衰减。例如,SV的信号首先被放大到100V,传输后再衰减为5V。那么,即使干扰环境造成2V的干扰,经衰减也就微不足道了。
施密特触发器的输入和输出具有滞后特性。利用这种特性,可以对输入端的干扰产生较好的抑制。在设计电路时,遇到干扰比较大的地方,可以采用这种电路。
对于幅度大而持续时间短的干扰,在电路中可以利用低通滤波器进行滤除。因为这种于扰的频率比信号的频率高,简单的RC低通滤波器就能奏效。
上一篇:数字电路的抗干扰设计
上一篇:数字电路输入端的抗干扰措施