A/D和D/A转换器的支持电路
发布时间:2014/4/25 21:07:07 访问次数:437
在混合信号PCB设计中,通常会在布设PCB以控制接地噪声方面付出很大的努力。然而,NGD8205NT4G同样会影响其性能的设计的其他方面被忽视了。
在一个高精度数据采样系统中,低抖动无噪声的采样时钟是至关重要的。采样时钟的任何抖动都会改变对信号波形进行采样的时间点,这将导致采样信号的幅度误差。这个误差等于时钟抖动乘以被采样信号的变化速率。如图17-15所示。由于时钟抖动,如果按不规则的时间间隔对一个波形进行采样,那么事后原始波形将不能被正确重建。
图17 -15 由于采样时钟的抖动造成在不正确的时刻对波形进行采样导致的幅度误差
由于是在错误的时间点对信号进行采样,所以当模拟信号在D/A转换器中用稳定的时钟进行重建时,波形将会出现误差(见图17-16),因此,样本表示的是不正确的幅度。与前面讨论的接地噪声的影响相似,时钟抖动有效地增加了系统的本底噪声。
采样时钟的抖动对A/D转换器信喋比(SNR)的影响由下式给出(Kester,1997,Nunn,2005)’
SNR是用分贝表示的,是对一个理想的A/D转换器(除时钟抖动以外无其他噪声源),用频率为厂的正弦波输入,采样时钟抖动的均方根值(rms)为tj。
在混合信号PCB设计中,通常会在布设PCB以控制接地噪声方面付出很大的努力。然而,NGD8205NT4G同样会影响其性能的设计的其他方面被忽视了。
在一个高精度数据采样系统中,低抖动无噪声的采样时钟是至关重要的。采样时钟的任何抖动都会改变对信号波形进行采样的时间点,这将导致采样信号的幅度误差。这个误差等于时钟抖动乘以被采样信号的变化速率。如图17-15所示。由于时钟抖动,如果按不规则的时间间隔对一个波形进行采样,那么事后原始波形将不能被正确重建。
图17 -15 由于采样时钟的抖动造成在不正确的时刻对波形进行采样导致的幅度误差
由于是在错误的时间点对信号进行采样,所以当模拟信号在D/A转换器中用稳定的时钟进行重建时,波形将会出现误差(见图17-16),因此,样本表示的是不正确的幅度。与前面讨论的接地噪声的影响相似,时钟抖动有效地增加了系统的本底噪声。
采样时钟的抖动对A/D转换器信喋比(SNR)的影响由下式给出(Kester,1997,Nunn,2005)’
SNR是用分贝表示的,是对一个理想的A/D转换器(除时钟抖动以外无其他噪声源),用频率为厂的正弦波输入,采样时钟抖动的均方根值(rms)为tj。
上一篇:隔离的模拟和数字接地平面
上一篇:用一个稳定时钟的D/A转换器
热门点击
- 电源线抗扰度曲线
- 铬酸盐涂层分类
- 中频放大器和检波电路考题
- 典型MOV的电流-电压关系
- 多层板叠层的6个主要目标如下
- 去耦电容的布设和安装
- 绝缘机壳
- 磁场感应共模电压到电源的直流输出导线
- 接地/电源平面上的槽
- 瞬态抑制网络
推荐技术资料
- 泰克新发布的DSA830
- 泰克新发布的DSA8300在一台仪器中同时实现时域和频域分析,DS... [详细]