位置:51电子网 » 技术资料 » EDA/PLD

单元电路设计

发布时间:2014/2/16 20:51:15 访问次数:541

    设计任务和要求

   (1)采用I。ED显示累计时间“时”“分”“秒”。

   (2)具有校时功能。

   (3)具有整点报时功能。A2531要求整点前呜叫5次低音(500Hz左右),整点时再呜叫1次高音(1 000Hz左右),共鸣叫6响,两次呜叫间隔0.5s。

    单元电路设计

    秒信号发生器

   秒信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体振荡器产生的脉冲经过整形、分频获得1Hz的秒脉冲。常用的典型电路如图4.2.2所示。

    图4.2.2秒信号发生器

            

   CD4060是14位二进制计数器,它内部有14级二分频器,两个反相器。CPi(11脚)、CPo(12脚)分别为时钟输入、输出端,即内部反相器G,的输入、输出端。图4.2.2中Ri为反馈电阻(10~100MCl),目的是为CMOS反相器提供偏置,使其工作在放大状态。C.是频率微调电容,取5~30pF,C2是温度特性校正用电容,一般取20~30pF。内部反相器G。起整形作用,且可以提高带负载能力。石英晶体采用32 768Hz的晶振,若要得到1Hz的脉冲,则需经过15级二分频器完成。由于CD4060只能实现14级分频,因而必须外加一缀分频器,可采用CD4013双D触发器完成。


    设计任务和要求

   (1)采用I。ED显示累计时间“时”“分”“秒”。

   (2)具有校时功能。

   (3)具有整点报时功能。A2531要求整点前呜叫5次低音(500Hz左右),整点时再呜叫1次高音(1 000Hz左右),共鸣叫6响,两次呜叫间隔0.5s。

    单元电路设计

    秒信号发生器

   秒信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体振荡器产生的脉冲经过整形、分频获得1Hz的秒脉冲。常用的典型电路如图4.2.2所示。

    图4.2.2秒信号发生器

            

   CD4060是14位二进制计数器,它内部有14级二分频器,两个反相器。CPi(11脚)、CPo(12脚)分别为时钟输入、输出端,即内部反相器G,的输入、输出端。图4.2.2中Ri为反馈电阻(10~100MCl),目的是为CMOS反相器提供偏置,使其工作在放大状态。C.是频率微调电容,取5~30pF,C2是温度特性校正用电容,一般取20~30pF。内部反相器G。起整形作用,且可以提高带负载能力。石英晶体采用32 768Hz的晶振,若要得到1Hz的脉冲,则需经过15级二分频器完成。由于CD4060只能实现14级分频,因而必须外加一缀分频器,可采用CD4013双D触发器完成。


相关技术资料
2-16单元电路设计
相关IC型号
A2531
A2530
A2537
A2538N

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!