典型的RC并联电路
发布时间:2012/11/2 20:19:20 访问次数:14095
从曲线中可看出,随着频ECJ0EB1C224Z率的降低,Cl的容抗越来越大,所以该RC电路总的阻抗是Rl和Cl容抗之和,即是在Rl的基础上随频率降低,这- RC串联电路的阻抗在增大。在频率为零(直流电)时,该电路的阻抗为无穷大,因为电容Cl对直流电呈开路状态。
图1-120所示是转折频率示意图。这- RC串联电路只有一个转折频率fo,计算公式如下:
当电容Cl的容量取得较大时,转折频率fo很小,具体讲如果转折频率低于交流信号的最低频率,则此时该串联电路对信号的总阻抗基本等于昆,在一些耦合电路中用到这种情况的RC串联电路。
如果fo不是低于交流信号的最低频率,那么这种RC串联电路就不是用于耦合,而是有其他用途了。
图1-121所示是RC并联电路,它是由一个电阻Rl和一个电容Cl相并联的电路,这一RC并联电路可以接在直流电路中,也可以接在交流电路中。
在直流电路中时,直流电流只能流过电阻Rl而不能流过电容Cl。当这一电路接在交流电路中时,Rl和Cl中都流过交流电流,具体电流大小要视Rl.Cl容抗的相对大小而定,这里只讨论这一电路接在交流电路中的情况。
RC并联电路阻抗特性
图1-122所示是RC并联电路阻抗特性曲线,它只有一个转折频率fo,计算公式如下:
从上式中可以看出,这一转折频率公式与串联电路的一样。当电容Cl取得较大时,fo很小,若转折频率小于信号的最低频率,则此时该电路对信号而言阻抗几乎为零,这种情况的RC并联电路在一些旁路电路中时常用到,如放大器电路中的发射极旁路电容。
当输入信号频率/> fo时,由于电容C1的容抗随频率的升高而下降,此时C1的容抗小到可以与Ri比较了,这样就要考虑C1的存在。
在输入信号频率厂高于转折频率fo后,由于Cl与Rl并联,其总的阻抗下降。当频率高到一定程度后,总的阻抗为零,如图1-123所示。
从曲线中可看出,随着频ECJ0EB1C224Z率的降低,Cl的容抗越来越大,所以该RC电路总的阻抗是Rl和Cl容抗之和,即是在Rl的基础上随频率降低,这- RC串联电路的阻抗在增大。在频率为零(直流电)时,该电路的阻抗为无穷大,因为电容Cl对直流电呈开路状态。
图1-120所示是转折频率示意图。这- RC串联电路只有一个转折频率fo,计算公式如下:
当电容Cl的容量取得较大时,转折频率fo很小,具体讲如果转折频率低于交流信号的最低频率,则此时该串联电路对信号的总阻抗基本等于昆,在一些耦合电路中用到这种情况的RC串联电路。
如果fo不是低于交流信号的最低频率,那么这种RC串联电路就不是用于耦合,而是有其他用途了。
图1-121所示是RC并联电路,它是由一个电阻Rl和一个电容Cl相并联的电路,这一RC并联电路可以接在直流电路中,也可以接在交流电路中。
在直流电路中时,直流电流只能流过电阻Rl而不能流过电容Cl。当这一电路接在交流电路中时,Rl和Cl中都流过交流电流,具体电流大小要视Rl.Cl容抗的相对大小而定,这里只讨论这一电路接在交流电路中的情况。
RC并联电路阻抗特性
图1-122所示是RC并联电路阻抗特性曲线,它只有一个转折频率fo,计算公式如下:
从上式中可以看出,这一转折频率公式与串联电路的一样。当电容Cl取得较大时,fo很小,若转折频率小于信号的最低频率,则此时该电路对信号而言阻抗几乎为零,这种情况的RC并联电路在一些旁路电路中时常用到,如放大器电路中的发射极旁路电容。
当输入信号频率/> fo时,由于电容C1的容抗随频率的升高而下降,此时C1的容抗小到可以与Ri比较了,这样就要考虑C1的存在。
在输入信号频率厂高于转折频率fo后,由于Cl与Rl并联,其总的阻抗下降。当频率高到一定程度后,总的阻抗为零,如图1-123所示。