数字集成电路的使用规则
发布时间:2012/2/1 21:30:18 访问次数:893
1.TTL集成电路的使用规则GCA300AA60
①TTL集成电路对屯源要求较为严格,只允许电源在4.75~5.5 V范围之内,因此TTL集成电路应使用性能好的稳压电源。
②使用中要防止TTL集成电路的输出端直接接地或直接接电源(+5 V),否则将损坏TTI。集成电路。
③TTL集成电路的输出端不允许并联使用(OC和TSL电路例外)。
④多余输入端的处理办法:
·对于与门、与非门,可将不用的输入端用大于(或等于)1 kQ的电阻接到Uc、c;
·对于或门、或非门,可将不用的输入端接地;
·触发器的不使用端不得悬空,应按逻辑功能接入相应的电平。
2.CMOS集成电路的使用规则
CMOS集成电路是一种高输入阻抗、微功耗的器件,在实际使用中要十分注意,否则会造成器件损坏。
1)输入端保护:
①不使用的输入端不能悬空,应根据逻辑功能将其接UDD或U。s,否则很容易受外界噪声干扰形成误动作,甚至造成器件损坏。在包装、运输和储藏时,输入端也不可悬空,一般可用铝箔包装,将全部引线短接。
②多余的输入端不宜并联使用,因为并联使用会增加输入端的电容量,降低工作速度。但是在工作速度要求不高,前级门电路带负载能力许可的情况下,可将输入端并联使用。并联使用时,会降低集成门的低电平和高电平噪声容限。
③CMOS篥成电路在未接电源UDD之前,不允许输入信号。
④在时序电路中,输入时钟脉冲的上升时间和下降时间不宜太长,通常限制在s~io r/s。如果时钟脉冲上升时间和下降时间太长,可能出现虚假触发,从而导致器件失去正常功能。
2)输出端保护
①CMOS集成电路的输出端不允许直接接UDD或Uss,否则将损坏器件。
②一般情况下不允许输出端并联,因为不同的器件参数不一致,有可能导致NMOS和PMOS同时导通,形成大电流。但为了增强驱动能力,同一芯片上的CMOS集成电路输出端允许并联。
3)电源电压
CMOS集成电路的电源电压可在较大范围内变化,但UDD不允许超过UDDmax,也不允许低于U DDmin。CMOS集成电路在使用时,绝对不允许将UDD或Uss接反,否则将导致器件损坏。
1.TTL集成电路的使用规则GCA300AA60
①TTL集成电路对屯源要求较为严格,只允许电源在4.75~5.5 V范围之内,因此TTL集成电路应使用性能好的稳压电源。
②使用中要防止TTL集成电路的输出端直接接地或直接接电源(+5 V),否则将损坏TTI。集成电路。
③TTL集成电路的输出端不允许并联使用(OC和TSL电路例外)。
④多余输入端的处理办法:
·对于与门、与非门,可将不用的输入端用大于(或等于)1 kQ的电阻接到Uc、c;
·对于或门、或非门,可将不用的输入端接地;
·触发器的不使用端不得悬空,应按逻辑功能接入相应的电平。
2.CMOS集成电路的使用规则
CMOS集成电路是一种高输入阻抗、微功耗的器件,在实际使用中要十分注意,否则会造成器件损坏。
1)输入端保护:
①不使用的输入端不能悬空,应根据逻辑功能将其接UDD或U。s,否则很容易受外界噪声干扰形成误动作,甚至造成器件损坏。在包装、运输和储藏时,输入端也不可悬空,一般可用铝箔包装,将全部引线短接。
②多余的输入端不宜并联使用,因为并联使用会增加输入端的电容量,降低工作速度。但是在工作速度要求不高,前级门电路带负载能力许可的情况下,可将输入端并联使用。并联使用时,会降低集成门的低电平和高电平噪声容限。
③CMOS篥成电路在未接电源UDD之前,不允许输入信号。
④在时序电路中,输入时钟脉冲的上升时间和下降时间不宜太长,通常限制在s~io r/s。如果时钟脉冲上升时间和下降时间太长,可能出现虚假触发,从而导致器件失去正常功能。
2)输出端保护
①CMOS集成电路的输出端不允许直接接UDD或Uss,否则将损坏器件。
②一般情况下不允许输出端并联,因为不同的器件参数不一致,有可能导致NMOS和PMOS同时导通,形成大电流。但为了增强驱动能力,同一芯片上的CMOS集成电路输出端允许并联。
3)电源电压
CMOS集成电路的电源电压可在较大范围内变化,但UDD不允许超过UDDmax,也不允许低于U DDmin。CMOS集成电路在使用时,绝对不允许将UDD或Uss接反,否则将导致器件损坏。
上一篇:选用数字集成电路器件的一般原则
上一篇:常用数字集成电路的引脚排列