位置:51电子网 » 技术资料 » 仪器仪表

DS12C887实时时钟、PDF资料

发布时间:2011/7/5 14:11:59 访问次数:2662

DS12C887特点

1)简易替换为IBM AT计算机时钟/日历
2)引脚兼容,并与MC146818BDS1287
3)全非易失性超过10年在权力运作缺乏
4)自包含子系统包括锂,石英和支持电路。
5)计数秒,分钟,小时,天,星期,日期,月份,闰年及年补偿有效期至2100年
6)二进制或BCD表示时间,日历和闹钟
7)12-或24小时制的上午和下午在12小时模式
8)夏令时间选项
9)摩托罗拉和英特尔之间可选择总线时序
10)复用总线引脚效率

11)接口配合128 RAM软件地点
   15个字节的时钟和控制寄存器
   113字节的通用RAM

12)可编程方波输出信号
13)总线兼容(IRQ)中断信号

14)三是单独的软件中断屏蔽和可测试
   时间的日报警一次/秒到一次/天
   从122毫秒至500毫秒的周期率
   时钟更新周期结束

15)世纪寄存器

DS12C887说明

     DESCRIPTIONThe DS12C887实时时钟加RAM被设计成一个为DS12887直接升级换代在现有的IBM兼容的个人电脑添加硬件2000年的规定。一个世纪字节被添加到存储单元50,32H,由AT的要求规范个人电脑的时候。一个锂电池源,石英晶体,和写保护电路都包含在一个24针双列直插封装。因此,DS12C887是一个完整的子系统替换一个典型的应用16个组件。该功能包括非易失性时间 - 日期时钟,闹钟,一百年日历,可编程中断,方波发生器,以及非易失性静态RAM 113字节。该实时时钟在当时的日和记忆鲜明的维护,即使在断电时。


DS12C887信号说明

    GND,VCC-直流电源提供给这些引脚设备。 VCC是+5伏的输入。当5伏特在正常范围内应用,该设备完全访问和数据可以写入和读取。当VCC低于4.25伏典型,读,写有抑制作用。然而,计时功能继续由低输入电压的影响。由于VCC低于3伏的典型瀑布,RAM和计时员是切换到内部锂电池。计时功能保持精度为±1每月分钟在25C无论VCC引脚上的电压输入。

    MOT(模式选择)-在MOT引脚提供了灵活地选择两种总线类型。当连接到VCC,摩托罗拉总线时序选择。当连接到GND或悬空,英特尔总线时序选择。该引脚有一个约20KΩ内部下拉电阻。

    SQW(方波输出)-在SQW引脚可以输出从13所提供的水龙头一个信号15实时时钟内部分频器阶段。 SQW脚的频率可以改变编程寄存器A如表1。该SQW信号可以打开和关闭使用SQWE寄存器B的SQW信号位时,无法使用VCC低于4.25伏特的典型。

    AD0-AD7(双向复用地址/数据总线)-多路公交车节约引脚,因为地址信息和数据信息的时​​间共享相同的信号路径。目前的地址是期间,总线周期和相同的引脚和信号路径的第一部分用于数据在第二部分的怪圈。地址/数据复用不慢,因为DS12C887的访问时间总线从地址到数据的变化发生在内部RAM的访问时间。地址必须是有效的之前的AS / ALE的下降沿,此时的DS12C887锁存地址从AD0到AD6。有效的写数据必须存在和期间举行的DS或WR脉冲后者部分稳定。在读周期的DS12C887输出8期间的DS或RD脉冲后者部分数据位。读周期结束和巴士返回DS转换低到高阻抗状态的情况下摩托罗拉定时或RD转换的时机,在英特尔高的情况下。

    AS(地址选通输入)-阿正的地址选通脉冲的巴士服务,以多路分离。该下降的AS/ALE边缘导致地址被锁定在DS12C887。下一个上升沿的对出现由于巴士将清除地址无论CS置。访问命令应发送对。

    DS(数据选通或读输入)-的DS/RD引脚有两种操作模式上水平而定在MOT引脚。当MOT引脚连接到VCC,摩托罗拉总线时序选择。在此模式DS是一个正脉冲期间的总线周期后的部分,被称为数据选通。在读周期,DS标志着时间的DS12C887是推动双向总线。在写周期尾随的DS边缘使DS12C887锁存写入的数据。当MOT引脚连接到GND,英特尔总线时序选择。在这种模式下的DS脚被称为读(RD)。 RD识别时间期时,DS12C887驱动与读数据总线。 RD信号是一样的相同的定义输出使能(OE)信号在一个典型的内存。

 


POWER-DOWN/POWER-UP注意事项

    实时时钟功能将继续运作,所有的RAM,时间,日历和闹钟非易失性内存位置依然不顾VCC的输入电平。当VCC应用到DS12C887和达到大于4.25伏特水平,设备变为200毫秒访问后,只要振荡器运行和振荡器倒计时链是在复位不是(见寄存器A)。这一段时间内使系统稳定后通电。当VCC低于4.25伏特,片选输入在内部强制为无效水平无论CS值的输入引脚。在DS12C887,因此,写保护。当DS12C887在写保护状态时,所有输入被忽略,所有输出处于高阻抗状态。当VCC低于约水平3伏,外部VCC电源关闭和内部锂电池提供电源实时时钟和RAM存储器。

时间,日历和报警位置
     时间和日历信息是通过读取相应的字节内存。其时,日历和报警设置或初始化通过写相应的字节RAM。十个内容时间,日历和闹钟字节可以是二进制或二进制编码的十进制(BCD)格式。前编写内部时间,日历和报警寄存器,在寄存器B SET位应写入逻辑1,以防止发生同时获得正在尝试更新。除了写作的十在选定的格式(二进制或BCD),数据模式位(DM)的时间,日历和报警寄存器寄存器B必须设置相应的逻辑电平。所有十个时间,日历和闹钟字节必须使用模式相同的数据。在寄存器B置位应该被清除后的数据模式位已写入允许实时时钟和日历更新时间字节。一旦初始化,实时时钟使得在选定的模式下,所有的更新。数据模式不能更改,恕不重新初始化的十数据字节。表2显示了十个时间,日历和报警地点的二进制和BCD格式。该24-12位不能更改,恕不重新初始化小时的位置。当12小时格式选择的时间字节高位时表示,当它是一个逻辑的。时间,日历,和报警字节总是访问,因为他们是双缓冲的。一旦每秒十字节先进一秒和报警条件检查。如果时间和日历数据读取在更新过程中发生的,存在问题的地方秒,分钟,小时等可能不相关。该阅读不正确的时间和日历数据的概率很低。避免任何可能的几种方法不正确的时间和日历读取覆盖后面的文字。这三个报警字节可以用于两种方法。首先,当报警时间是写在适当的时,分,秒报警地点,报警中断启动在指定的时间,每天如果报警使能位高。该第二个条件是使用插入一个或三个报警字节更多的是“不关心”的状态。“不照顾“的代码是任何十六进制值从C0到FF。两个最重要的每个字节的位设置“不关心”的情况时为逻辑1。报警将生成的每个小时的时候,“不关心”位载于小时字节。同样,产生一个报警与“不关心”的代码,每分钟小时和分钟报警字节。而“不关心”的所有三个报警字节代码创建一个中断每第二。

 


 

DS12C887特点

1)简易替换为IBM AT计算机时钟/日历
2)引脚兼容,并与MC146818BDS1287
3)全非易失性超过10年在权力运作缺乏
4)自包含子系统包括锂,石英和支持电路。
5)计数秒,分钟,小时,天,星期,日期,月份,闰年及年补偿有效期至2100年
6)二进制或BCD表示时间,日历和闹钟
7)12-或24小时制的上午和下午在12小时模式
8)夏令时间选项
9)摩托罗拉和英特尔之间可选择总线时序
10)复用总线引脚效率

11)接口配合128 RAM软件地点
   15个字节的时钟和控制寄存器
   113字节的通用RAM

12)可编程方波输出信号
13)总线兼容(IRQ)中断信号

14)三是单独的软件中断屏蔽和可测试
   时间的日报警一次/秒到一次/天
   从122毫秒至500毫秒的周期率
   时钟更新周期结束

15)世纪寄存器

DS12C887说明

     DESCRIPTIONThe DS12C887实时时钟加RAM被设计成一个为DS12887直接升级换代在现有的IBM兼容的个人电脑添加硬件2000年的规定。一个世纪字节被添加到存储单元50,32H,由AT的要求规范个人电脑的时候。一个锂电池源,石英晶体,和写保护电路都包含在一个24针双列直插封装。因此,DS12C887是一个完整的子系统替换一个典型的应用16个组件。该功能包括非易失性时间 - 日期时钟,闹钟,一百年日历,可编程中断,方波发生器,以及非易失性静态RAM 113字节。该实时时钟在当时的日和记忆鲜明的维护,即使在断电时。


DS12C887信号说明

    GND,VCC-直流电源提供给这些引脚设备。 VCC是+5伏的输入。当5伏特在正常范围内应用,该设备完全访问和数据可以写入和读取。当VCC低于4.25伏典型,读,写有抑制作用。然而,计时功能继续由低输入电压的影响。由于VCC低于3伏的典型瀑布,RAM和计时员是切换到内部锂电池。计时功能保持精度为±1每月分钟在25C无论VCC引脚上的电压输入。

    MOT(模式选择)-在MOT引脚提供了灵活地选择两种总线类型。当连接到VCC,摩托罗拉总线时序选择。当连接到GND或悬空,英特尔总线时序选择。该引脚有一个约20KΩ内部下拉电阻。

    SQW(方波输出)-在SQW引脚可以输出从13所提供的水龙头一个信号15实时时钟内部分频器阶段。 SQW脚的频率可以改变编程寄存器A如表1。该SQW信号可以打开和关闭使用SQWE寄存器B的SQW信号位时,无法使用VCC低于4.25伏特的典型。

    AD0-AD7(双向复用地址/数据总线)-多路公交车节约引脚,因为地址信息和数据信息的时​​间共享相同的信号路径。目前的地址是期间,总线周期和相同的引脚和信号路径的第一部分用于数据在第二部分的怪圈。地址/数据复用不慢,因为DS12C887的访问时间总线从地址到数据的变化发生在内部RAM的访问时间。地址必须是有效的之前的AS / ALE的下降沿,此时的DS12C887锁存地址从AD0到AD6。有效的写数据必须存在和期间举行的DS或WR脉冲后者部分稳定。在读周期的DS12C887输出8期间的DS或RD脉冲后者部分数据位。读周期结束和巴士返回DS转换低到高阻抗状态的情况下摩托罗拉定时或RD转换的时机,在英特尔高的情况下。

    AS(地址选通输入)-阿正的地址选通脉冲的巴士服务,以多路分离。该下降的AS/ALE边缘导致地址被锁定在DS12C887。下一个上升沿的对出现由于巴士将清除地址无论CS置。访问命令应发送对。

    DS(数据选通或读输入)-的DS/RD引脚有两种操作模式上水平而定在MOT引脚。当MOT引脚连接到VCC,摩托罗拉总线时序选择。在此模式DS是一个正脉冲期间的总线周期后的部分,被称为数据选通。在读周期,DS标志着时间的DS12C887是推动双向总线。在写周期尾随的DS边缘使DS12C887锁存写入的数据。当MOT引脚连接到GND,英特尔总线时序选择。在这种模式下的DS脚被称为读(RD)。 RD识别时间期时,DS12C887驱动与读数据总线。 RD信号是一样的相同的定义输出使能(OE)信号在一个典型的内存。

 


POWER-DOWN/POWER-UP注意事项

    实时时钟功能将继续运作,所有的RAM,时间,日历和闹钟非易失性内存位置依然不顾VCC的输入电平。当VCC应用到DS12C887和达到大于4.25伏特水平,设备变为200毫秒访问后,只要振荡器运行和振荡器倒计时链是在复位不是(见寄存器A)。这一段时间内使系统稳定后通电。当VCC低于4.25伏特,片选输入在内部强制为无效水平无论CS值的输入引脚。在DS12C887,因此,写保护。当DS12C887在写保护状态时,所有输入被忽略,所有输出处于高阻抗状态。当VCC低于约水平3伏,外部VCC电源关闭和内部锂电池提供电源实时时钟和RAM存储器。

时间,日历和报警位置
     时间和日历信息是通过读取相应的字节内存。其时,日历和报警设置或初始化通过写相应的字节RAM。十个内容时间,日历和闹钟字节可以是二进制或二进制编码的十进制(BCD)格式。前编写内部时间,日历和报警寄存器,在寄存器B SET位应写入逻辑1,以防止发生同时获得正在尝试更新。除了写作的十在选定的格式(二进制或BCD),数据模式位(DM)的时间,日历和报警寄存器寄存器B必须设置相应的逻辑电平。所有十个时间,日历和闹钟字节必须使用模式相同的数据。在寄存器B置位应该被清除后的数据模式位已写入允许实时时钟和日历更新时间字节。一旦初始化,实时时钟使得在选定的模式下,所有的更新。数据模式不能更改,恕不重新初始化的十数据字节。表2显示了十个时间,日历和报警地点的二进制和BCD格式。该24-12位不能更改,恕不重新初始化小时的位置。当12小时格式选择的时间字节高位时表示,当它是一个逻辑的。时间,日历,和报警字节总是访问,因为他们是双缓冲的。一旦每秒十字节先进一秒和报警条件检查。如果时间和日历数据读取在更新过程中发生的,存在问题的地方秒,分钟,小时等可能不相关。该阅读不正确的时间和日历数据的概率很低。避免任何可能的几种方法不正确的时间和日历读取覆盖后面的文字。这三个报警字节可以用于两种方法。首先,当报警时间是写在适当的时,分,秒报警地点,报警中断启动在指定的时间,每天如果报警使能位高。该第二个条件是使用插入一个或三个报警字节更多的是“不关心”的状态。“不照顾“的代码是任何十六进制值从C0到FF。两个最重要的每个字节的位设置“不关心”的情况时为逻辑1。报警将生成的每个小时的时候,“不关心”位载于小时字节。同样,产生一个报警与“不关心”的代码,每分钟小时和分钟报警字节。而“不关心”的所有三个报警字节代码创建一个中断每第二。

 


 

热门点击

 

推荐技术资料

驱动板的原理分析
    先来看看原理图。图8所示为底板及其驱动示意图,FM08... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!