位置:51电子网 » 技术资料 » EDA/PLD

评估逻辑设计的工作速度

发布时间:2008/9/16 0:00:00 访问次数:446

  当采用查找表结构fpga进行设计时,设计者关心的另一个问题是所设计电路的工作速度和性能估计。尽管综合工具可以对设计进行优化处理,并尽可能地提高设计的性能,但综合工具的优化算法与设计者的参数设置有关。笔者以为速度是设计出来的,而后面的工具只能够起到辅助的作用。以下是一些可有效改善逻辑设计性能的策峄。

  如下图所示。

  图 fmax的计算

  例如,假定器件的时钟频率要求达到50 mhz,那么周期应为20 ns。假设:

  tco十fsu=ins

  允许的各级组合逻辑延时和线延时共:

  20ns-1ns=19ns

  假设每级组合逻辑延时和线延时共;

  fpd十fxer=5ns

  那么允许增加的逻辑级数:

  19/5=3(三级组合逻辑)

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  当采用查找表结构fpga进行设计时,设计者关心的另一个问题是所设计电路的工作速度和性能估计。尽管综合工具可以对设计进行优化处理,并尽可能地提高设计的性能,但综合工具的优化算法与设计者的参数设置有关。笔者以为速度是设计出来的,而后面的工具只能够起到辅助的作用。以下是一些可有效改善逻辑设计性能的策峄。

  如下图所示。

  图 fmax的计算

  例如,假定器件的时钟频率要求达到50 mhz,那么周期应为20 ns。假设:

  tco十fsu=ins

  允许的各级组合逻辑延时和线延时共:

  20ns-1ns=19ns

  假设每级组合逻辑延时和线延时共;

  fpd十fxer=5ns

  那么允许增加的逻辑级数:

  19/5=3(三级组合逻辑)

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!