全局时钟缓冲器(BUFG)和第2全局时钟资源
发布时间:2008/9/16 0:00:00 访问次数:1231
对于一些高扇出的信号,可以利用没有被使用的全局时钟缓冲器和第2全局时钟资源来改善设计的性能,从而提高器件的工作速度。作为逻辑器件的高性能资源的一部分,应该使其充分发挥作用。在计算fmax的公式中,实际上我们漏掉了clock skew和clock jittter。因为这两个寄存器的时钟的相位有偏差,所以理论上最大工作频率应为:tskew可能为正,也可能为负,所以我们通常使用bufg来驱动时钟是为了让tskew最小。
流水线(pipeline)逻辑
当两个触发器之间的逻辑过于复杂,逻辑级数太多时,会对器件的工作速度造成很大影响。解决这种问题的办法是减少逻辑级数,即插入中间触发器,从而提高器件的工作速度,如图所示。这是通常提高逻辑运行速度的手段,当然要以不改变逻辑功能为前提。
图 插入中间寄存器可有效提供速度
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
对于一些高扇出的信号,可以利用没有被使用的全局时钟缓冲器和第2全局时钟资源来改善设计的性能,从而提高器件的工作速度。作为逻辑器件的高性能资源的一部分,应该使其充分发挥作用。在计算fmax的公式中,实际上我们漏掉了clock skew和clock jittter。因为这两个寄存器的时钟的相位有偏差,所以理论上最大工作频率应为:tskew可能为正,也可能为负,所以我们通常使用bufg来驱动时钟是为了让tskew最小。
流水线(pipeline)逻辑
当两个触发器之间的逻辑过于复杂,逻辑级数太多时,会对器件的工作速度造成很大影响。解决这种问题的办法是减少逻辑级数,即插入中间触发器,从而提高器件的工作速度,如图所示。这是通常提高逻辑运行速度的手段,当然要以不改变逻辑功能为前提。
图 插入中间寄存器可有效提供速度
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
上一篇:并行逻辑与串行逻辑
上一篇:评估逻辑设计的工作速度