3.2时钟信号
高速的adc对时钟的占空比很敏感,一般来说需要有50%(±5
发布时间:2008/5/28 0:00:00 访问次数:711
ad9238是美国模拟器件公司(adi)在2002年8月推出的业界最快的12 b双通道模数转换器。ad9238与adi公司的驱动运算放大器配合可以给医疗成像、多通道通信等高端应用提供完整的解决方案。
ad9238分3种型号,采样率最高分别可达20 ms/s,40 ms/s和65 ms/s。他可以提供与单通道a/d转换器同样优异的动态性能,但是比使用2个单通道a/d转换器具有更好的抗串扰性能。
ad9238三种型号的功耗分别为180 mw,330 mw和600 mw,只有同类a/d转换器的1/2。他采用64脚lqfp封装(尺寸只有9 mm×9 mm),非常适合在对尺寸要求严格的场合中使用。
1 ad9238的主要特点:
集成了2个12 b的单通道a/d转换器ad9235(20/40/65 ms/s);采用单一3 v供电(2.7~3.6 v);rsn=70 dbc(最高采样频率时,ad9238-65,此值为典型值);rsfd=85 dbc(最高采样频
率时,ad9238-65,此值为典型值);enob=11.3 b(有效位数,典型值);差分输入时有500 mhz的3 db带宽;有片上的参考电压和sha;1~2vp-p 的模拟输入范围;输出数据格式为偏移二进制码或者是二进制补码;ad9238-65还带有片上时钟占空比调整电路;通道间串扰为-80 dbc@fin=10 mhz。2 芯片内部结构及原理说明
如图1所示,ad9238由2个基于ad9235转换器核的高性能a/d转换器组成。这2个adc通道除了共用内部的电压参考源 vref,其他基本是独立的。每个adc通道都包含有1个前端采样保持放大器(sha)和1个流水线adc。该流水线adc分为三级,第一级是1个4 b的闪速(flash)adc,第二级是8个1.5 b的闪速adc,第三级是1个4 b的闪速adc。每一级都提供有充分的位数重叠来纠正前一级的错误,每级的量化输出再加上数字误差校正可以保证最后得到12 b的有效位数。流水线的结构允许前一级在完成某一采样工作后进行新的采样,而后一级仍在进行先前的采样工作。
流水线的每一级(除了最后一级)都有一个低位数的dac和一个乘法器来驱动下一级。乘法器用闪速adc的输出来控制开关电容dac。dac的输出减去输入信号再经放大后送入下一级流水线,乘法器这一级也叫做乘法dac(mdac)。每一级有1 b用来对前一级的错误进行数字校正。最后一级只包括一个闪速adc。冲器。输出缓冲器单独供电,这样可以方便地对输出电压进行调节。ad9238有64个管脚,管脚分布如图2所示。
3 ad9238应用系统设计
a/d转换器的应用属于数字模拟混合电路设计,以下对ad9238应用系统设计时需要重点考虑的几个问题进行详细论述。
3.1模拟输入
ad9238的模拟输入端(管脚2,3,14,15)是一个差分开关电容电路(sha),他可以接收1-2vp-p范围的单端或者差分模拟输入信号。
sha电路根据时钟信号选择处于采样模式或者是保持模式。在sha电路的每个输入端串接一个小的电阻可以减小从输出级驱动源产生的瞬时峰值电流,并接一个电容可以提供动态负载电流。这个无源网络组成了一个输入低通滤波器。
reft和refb分别提供了内部正负差分电压参考。 他们定义了adc内核的电压范围,有关的关系如下:
内部电压参考(vref)的范围是0.5~1.0 v,按照上述关系,外部电压输入范围为1.0~2.0 v。当ad9238工作在最大的输入范围时(2vp-p模式时),可以获得最大的rsn(信噪比)性能,当工作在1vp-p模式时,rsn会下降3 db。
如前所述,ad9238可以采用单端或者差分模拟输入。当工作在差分输入模式时,会有比较好的性能。这时建议采用ad公司的差分运放ad8138作为adc的驱动芯片。当ad9238工作在单端输入模式时,adc的性能会有所下降(如sfdr和s
3.2时钟信号
高速的adc对时钟的占空比很敏感,一般来说需要有50%(±5
ad9238是美国模拟器件公司(adi)在2002年8月推出的业界最快的12 b双通道模数转换器。ad9238与adi公司的驱动运算放大器配合可以给医疗成像、多通道通信等高端应用提供完整的解决方案。
ad9238分3种型号,采样率最高分别可达20 ms/s,40 ms/s和65 ms/s。他可以提供与单通道a/d转换器同样优异的动态性能,但是比使用2个单通道a/d转换器具有更好的抗串扰性能。
ad9238三种型号的功耗分别为180 mw,330 mw和600 mw,只有同类a/d转换器的1/2。他采用64脚lqfp封装(尺寸只有9 mm×9 mm),非常适合在对尺寸要求严格的场合中使用。
1 ad9238的主要特点:
集成了2个12 b的单通道a/d转换器ad9235(20/40/65 ms/s);采用单一3 v供电(2.7~3.6 v);rsn=70 dbc(最高采样频率时,ad9238-65,此值为典型值);rsfd=85 dbc(最高采样频
率时,ad9238-65,此值为典型值);enob=11.3 b(有效位数,典型值);差分输入时有500 mhz的3 db带宽;有片上的参考电压和sha;1~2vp-p 的模拟输入范围;输出数据格式为偏移二进制码或者是二进制补码;ad9238-65还带有片上时钟占空比调整电路;通道间串扰为-80 dbc@fin=10 mhz。2 芯片内部结构及原理说明
如图1所示,ad9238由2个基于ad9235转换器核的高性能a/d转换器组成。这2个adc通道除了共用内部的电压参考源 vref,其他基本是独立的。每个adc通道都包含有1个前端采样保持放大器(sha)和1个流水线adc。该流水线adc分为三级,第一级是1个4 b的闪速(flash)adc,第二级是8个1.5 b的闪速adc,第三级是1个4 b的闪速adc。每一级都提供有充分的位数重叠来纠正前一级的错误,每级的量化输出再加上数字误差校正可以保证最后得到12 b的有效位数。流水线的结构允许前一级在完成某一采样工作后进行新的采样,而后一级仍在进行先前的采样工作。
流水线的每一级(除了最后一级)都有一个低位数的dac和一个乘法器来驱动下一级。乘法器用闪速adc的输出来控制开关电容dac。dac的输出减去输入信号再经放大后送入下一级流水线,乘法器这一级也叫做乘法dac(mdac)。每一级有1 b用来对前一级的错误进行数字校正。最后一级只包括一个闪速adc。冲器。输出缓冲器单独供电,这样可以方便地对输出电压进行调节。ad9238有64个管脚,管脚分布如图2所示。
3 ad9238应用系统设计
a/d转换器的应用属于数字模拟混合电路设计,以下对ad9238应用系统设计时需要重点考虑的几个问题进行详细论述。
3.1模拟输入
ad9238的模拟输入端(管脚2,3,14,15)是一个差分开关电容电路(sha),他可以接收1-2vp-p范围的单端或者差分模拟输入信号。
sha电路根据时钟信号选择处于采样模式或者是保持模式。在sha电路的每个输入端串接一个小的电阻可以减小从输出级驱动源产生的瞬时峰值电流,并接一个电容可以提供动态负载电流。这个无源网络组成了一个输入低通滤波器。
reft和refb分别提供了内部正负差分电压参考。 他们定义了adc内核的电压范围,有关的关系如下:
内部电压参考(vref)的范围是0.5~1.0 v,按照上述关系,外部电压输入范围为1.0~2.0 v。当ad9238工作在最大的输入范围时(2vp-p模式时),可以获得最大的rsn(信噪比)性能,当工作在1vp-p模式时,rsn会下降3 db。
如前所述,ad9238可以采用单端或者差分模拟输入。当工作在差分输入模式时,会有比较好的性能。这时建议采用ad公司的差分运放ad8138作为adc的驱动芯片。当ad9238工作在单端输入模式时,adc的性能会有所下降(如sfdr和s
3.2时钟信号
高速的adc对时钟的占空比很敏感,一般来说需要有50%(±5