位置:51电子网 » 技术资料 » EDA/PLD

Verilog HDL数据流描述方式

发布时间:2008/5/28 0:00:00 访问次数:1006

用数据流描述方式对一个设计建模的最基本的机制就是使用连续赋值语句。在连续赋值语句中,某个值被指派给线网变量。 连续赋值语句的语法为:

assign [delay] lhs_net = rhs_ expression;

右边表达式使用的操作数无论何时发生变化, 右边表达式都重新计算, 并且在指定的时延后变化值被赋予左边表达式的线网变量。时延定义了右边表达式操作数变化与赋值给左边表达式之间的持续时间。如果没有定义时延值, 缺省时延为0。
下面的例子显示了使用数据流描述方式对2-4解码器电路的建模的实例模型。

`timescale 1ns/ 1ns
module decoder2x4 (a, b, en, z);
input a, b, en;
output [ 0 :3] z;
wire abar, bbar;

assign #1 abar = ~ a; / / 语句 1。
assign #1 bbar = ~ b; / / 语句 2。
assign #2 z[0] = ~ (abar & bbar & en) ; / / 语句 3。
assign #2 z[1] = ~ (abar & b & en) ; / / 语句 4。
assign #2 z[2] = ~ (a & bbar & en) ; / / 语句 5。
assign #2 z[3] = ~ (a & b & en) ; / / 语句 6。
endmodule

  以反引号“ ` ”开始的第一条语句是编译器指令, 编译器指令`timescale 将模块中所有时延的单位设置为1 ns,时间精度为1 ns。例如,在连续赋值语句中时延值#1和#2分别对应时延1 ns和2 ns。
  模块decoder2x4有3个输入端口和1个4位输出端口。线网类型说明了两个连线型变量abar和bbar (连线类型是线网类型的一种)。此外,模块包含6个连续赋值语句。
  当en在第5 ns变化时,语句3、4、5和6执行。这是因为en是这些连续赋值语句中右边表达式的操作数。z[0]在第7 ns时被赋予新值0。当a在第15 ns变化时, 语句1、5和6执行。执行语句5和6不影响z[0]和z[1]的取值。执行语句5导致z[2]值在第17 ns变为0。执行语句1导致abar在第16 ns被重新赋值。由于abar的改变,反过来又导致z[0]值在第18 ns变为1。
  请注意连续赋值语句是如何对电路的数据流行为建模的;这种建模方式是隐式而非显式的建模方式。此外,连续赋值语句是并发执行的,也就是说各语句的执行顺序与其在描述中出现的顺序无关。


用数据流描述方式对一个设计建模的最基本的机制就是使用连续赋值语句。在连续赋值语句中,某个值被指派给线网变量。 连续赋值语句的语法为:

assign [delay] lhs_net = rhs_ expression;

右边表达式使用的操作数无论何时发生变化, 右边表达式都重新计算, 并且在指定的时延后变化值被赋予左边表达式的线网变量。时延定义了右边表达式操作数变化与赋值给左边表达式之间的持续时间。如果没有定义时延值, 缺省时延为0。
下面的例子显示了使用数据流描述方式对2-4解码器电路的建模的实例模型。

`timescale 1ns/ 1ns
module decoder2x4 (a, b, en, z);
input a, b, en;
output [ 0 :3] z;
wire abar, bbar;

assign #1 abar = ~ a; / / 语句 1。
assign #1 bbar = ~ b; / / 语句 2。
assign #2 z[0] = ~ (abar & bbar & en) ; / / 语句 3。
assign #2 z[1] = ~ (abar & b & en) ; / / 语句 4。
assign #2 z[2] = ~ (a & bbar & en) ; / / 语句 5。
assign #2 z[3] = ~ (a & b & en) ; / / 语句 6。
endmodule

  以反引号“ ` ”开始的第一条语句是编译器指令, 编译器指令`timescale 将模块中所有时延的单位设置为1 ns,时间精度为1 ns。例如,在连续赋值语句中时延值#1和#2分别对应时延1 ns和2 ns。
  模块decoder2x4有3个输入端口和1个4位输出端口。线网类型说明了两个连线型变量abar和bbar (连线类型是线网类型的一种)。此外,模块包含6个连续赋值语句。
  当en在第5 ns变化时,语句3、4、5和6执行。这是因为en是这些连续赋值语句中右边表达式的操作数。z[0]在第7 ns时被赋予新值0。当a在第15 ns变化时, 语句1、5和6执行。执行语句5和6不影响z[0]和z[1]的取值。执行语句5导致z[2]值在第17 ns变为0。执行语句1导致abar在第16 ns被重新赋值。由于abar的改变,反过来又导致z[0]值在第18 ns变为1。
  请注意连续赋值语句是如何对电路的数据流行为建模的;这种建模方式是隐式而非显式的建模方式。此外,连续赋值语句是并发执行的,也就是说各语句的执行顺序与其在描述中出现的顺序无关。


相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!