位置:51电子网 » 技术资料 » EDA/PLD

Verilog HDL的时延

发布时间:2008/5/28 0:00:00 访问次数:480

verilog hdl模型中的所有时延都根据时间单位定义。 下面是带时延的连续赋值语句实例。

  assign #2 sum = a ^ b;

#2指2个时间单位。
  使用编译指令将时间单位与物理时间相关联。这样的编译器指令需在模块描述前定义,如下所示:

  ` timescale 1ns /100ps

此语句说明时延时间单位为1ns并且时间精度为100ps (时间精度是指所有的时延必须被限定在0.1ns内)。 如果此编译器指令所在的模块包含上面的连续赋值语句, #2 代表2ns。
  如果没有这样的编译器指令, verilog hdl 模拟器会指定一个缺省时间单位。ieee verilog hdl 标准中没有规定缺省时间单位。



verilog hdl模型中的所有时延都根据时间单位定义。 下面是带时延的连续赋值语句实例。

  assign #2 sum = a ^ b;

#2指2个时间单位。
  使用编译指令将时间单位与物理时间相关联。这样的编译器指令需在模块描述前定义,如下所示:

  ` timescale 1ns /100ps

此语句说明时延时间单位为1ns并且时间精度为100ps (时间精度是指所有的时延必须被限定在0.1ns内)。 如果此编译器指令所在的模块包含上面的连续赋值语句, #2 代表2ns。
  如果没有这样的编译器指令, verilog hdl 模拟器会指定一个缺省时间单位。ieee verilog hdl 标准中没有规定缺省时间单位。



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!